SPLL_1ph_SOGI用法中第二步:在controlsuite中没有名叫“SPLL_1ph_SOGI_IQ spll1”的模块结构体啊,请问怎么处理,谢谢。
2020-06-05 10:04
我在 DC/AC 逆变器中使用 28335。因此我需要 SPLL 来确保逆变器产生的电压与电网电压具有相同的频率和相位。但是在 ControlSITE 中我没有找到任何关于 SPLL 的代码。请问有人有这个代码吗?
2018-09-18 09:24
:使用FIRC_CLK作为系统时钟,接收器可以接收到MCU发送的所有数据,通信正常。配置方式二:使用SPLL_CLK作为系统时钟,通信时存在丢帧问题,接收方无法接收到所有数据。评论:FIRC_CLK 时钟
2023-03-27 06:09
想设计一个锁相环,在TI给的资料上找到的这个资料,但是有些问题:1、定义的是spll1,但用的时候用的是spll22、ISR_FREQUENCY这个变量的作用是什么呢,是采集的电压的数据的频率
2018-08-30 10:56
(FIRC_CLK)。SPLL 被禁用。检查下面的屏幕截图。3. 现在处于 RUN 模式(没有 SPLL),我可以使用 FIRC 达到 48 MHZ。我的问题是如果我想达到 80 MHZ,我必须做什么配置。4.
2023-03-20 06:27
大家好,最近我在研究无功补偿时需要用到SPLL计算电角度,打算借鉴solar lib部分的SPLL代码,但是有一些疑惑。1、在结构体定义的各个变量的含义我不太理解,分别是upd cossinthetaylf2、SPLL
2020-05-20 06:55
) { SOSC_init_8MHz(); Handle_For_HSRUN(); SPLL_init_112MHz(); HighSpeedRUNmode_112MHz(); }void
2023-04-17 08:50
如果配置了2M CANFD,PE Clock需要做哪些改动?我将数据相位更改为 2M,将 PE 更改为外设时钟,更改 clockman->SCS CLK 和 SPLL。还有其他要更改或解释的文档吗?
2023-02-28 07:31
当其他和声设置发生变化时,其他人是否会丢失MHC时钟设置?我特别看到:-POSCMOD从OFF改变为XT-FNOSC从FRCPLL改变为PRIPLL-SPLL和SUSCLK受到影响,并且扰乱了我
2020-05-06 14:13
”在循环中,我得到的ADC值的锅,并做一个软件复位,如果低于一个低值。它像预期的一样工作。振荡器——当FrCdIV作为配置源中的时钟源时,一切都很好。我在Simple()中对SPLL的切换也如预期
2020-03-17 10:50