您好,我想问下关于OMAP L138主频的问题 arm主频最高能到456MHz,但是内存DDR2 支持范围是125MHz~156MHz 而且:“PLLC0 for PLL0_SYSCLK1
2018-06-21 00:44
按照PLL总框图:1、我先配置CLKOUT引脚复用,从该引脚用示波器查看PLL0_SYSCLK(1~7)以及PLL1_SYSCLK(1~3);2、然后在OCSEL[OCSRC]中选择PLLC
2015-12-24 14:17
按照PLL总框图,1、我先配置CLKOUT引脚复用,从该引脚用示波器查看PLL0_SYSCLK(1~7)以及PLL1_SYSCLK(1~3);2、然后在OCSEL[OCSRC]中选择PLLC
2020-03-23 10:53
当 PLLCFG 设置为 0x05 时的效果和设置为 0x25 时一样,但晶振是 11.0592MHz 的,如果设为 0x05, Fcco 的范围不在 156M-320MHz,为什么还可以用,而且和其它没有区别
2023-03-09 10:09
compiler 是CCSV4, 在运行比如说McASPEcho_dspL138 example时,会报错说好几个files没有,如下 Could Not Find D:\Texas Instruments\quickStartOMAPL1x_
2018-06-21 20:00
专家,你好: 我想用DM368芯片设计一款IPCamera,参数要求如下: 1、3M以上镜头(包含); 2、1080P@30fps; 3、Ethernet; 4、DDR2-128M; 5、NAND-128M; 6、TPS650061; 请问专家上面的参数要求能实现吗,设计上有问题吗? 请推荐一下各器件的型号(最好TI已经有驱动),方便的话,请把相关资料、源码、参考设计发一下。 问题2: 看了DM368的数据手册,看到一个疑惑点: 就是当DM368在HD(1080P,不显示,视频数据直接通过Ethernet输出)时,ARM926必须工作在432MHz,同时Vedio Encode必须工作在74.25MHz吗? 好像PLLs是无法同时产生432MHz和74.25MHz的,专家,有什么较低成本的方案吗?
2018-06-21 13:27
:CLKCCSR:0注意:CL1KCGHWACSR:30000000注意:CL2KCGHWACSR:8000000注意:PLLC1GSR:18注意:PLLC2GSR:18注意:CLKPCSR:0注意
2023-03-15 07:53
嵌入式开发流程是怎样的?STM32启动文件程序是如何启动的?
2021-11-30 07:13
超外差发射接收机的主要优点是可在比较低的中频频段实现相对带宽比较窄而矩形系数较高的中频滤波器,此类中频滤波器可以提高接收机的选择性,而且可以从中频级获得较大的增益,从而降低射频级实现高增益的难度。当射频信号频率上升到微波甚至毫米波时,即可采用二次变频方法,以进一步降低滤波器的实现难度,保证接收机的选择性。在该VHF发射接收机中,信号的频率在160 MHz附近,而带宽仅为15 kHz,这样,为了实现信号的滤波,如果不采用二次变频,则相应的滤波器设计将变得非常复杂。 但是,超外差式电路常常会出现镜像频率干扰。如果镜像频率位于输入回路的通频带内,通过外差的变频就会把镜像信号以及附近的电台信号搬移到中频带内,从而对接收信号形成干扰。为了抑制镜像干扰,设计时可选161.975 MHz(261.975 MHz和100 MHz)的差频作为CH8 7B信道发射信号的载波。同时选取162.025 MHz(262.025 MHz和100 MHz的差频)作为CH88B信道发射信号的载波。本文的发射机电路就包含了几乎所有射频通信设备常用的电路和射频通信系统解决方案,也可用来构建无线射频监控系统。
2019-07-09 06:35
本文提出基于TMS320DM355型达芬奇(DaVinci)数字媒体片上系统(DMSoC)的便携式多媒体视频监控器。
2021-06-04 07:00