• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 例说FPGA连载31:PLL例化配置与LED之PLL的IP核配置

    shift”为“0 deg”,表示该通道输出的时钟相位为0 deg。● 输入“Clock duty cycle(%)”为“50.00%”,表示该通道输出的时钟占空比为50%。 图3.15 PLL输出时钟

    2016-09-12 17:31

  • GTP PLL锁定问题

    嗨,我在我的设计中使用了向导生成的GTP Core。我仅使用PLL0使用四个磁贴,每个磁贴都是相同的。我还使用了两个用户时钟(一个用于TX(通道速度:0.64Gbps),一个用于RX

    2019-06-19 11:27

  • 为什么ICU不能使用PLL作为源时钟以及如何解决这个问题?

    我使用PWM通道产生波形作为ICU的输入源,并固定为10Hz。另一个通道用于 ICU 功能。这是我的测试数据: 我们可以发现如果使用FIRC作为eMIOS源时钟,结果是正确的。如果

    2023-03-20 07:42

  • 什么是PLL? PLL有什么作用?

    什么是PLL? PLL有什么作用?

    2021-06-18 07:03

  • 1000BaseKX的T2080 PLL配置更改问题求解

    使用 SerDes 协议 F236 时,我们希望使用 SG2 作为 1000BaseKX。根据参考手册的表 19-1,SerDes bank 1 的所有通道都映射到 PLL1。在这种情况下

    2023-04-18 08:25

  • 勇敢的芯伴你玩转Altera FPGA连载63:PLL IP核创建于配置

    deg”,表示该通道输出的时钟相位为0 deg。●输入“Clock duty cycle(%)”为“50.00%”,表示该通道输出的时钟占空比为50%。图8.23 PLL的clk c0配置页面和C0

    2018-04-20 21:45

  • 请问AD9361的一个PLL对应几个VCO分频器呢?

    想用一片AD9361同时发射2.4GHz和400M两路信号,可是发现两个发射通道共用一个LO即共用一个PLL。查看了AD9361RF and BB PLL SynthesizerUser Guide

    2018-12-18 09:18

  • models 仿真 PLL

    用modelsim10.0c对Cyclone4的PLL核做后仿真时,出现了这样的问题:PLL工作正常,PLL的输出脚上有波形,但是与PLL相连的触发器的时钟脚上却没有波

    2012-04-11 15:26

  • Spectrum View在电源调试和PLL故障排查诊断中的应用

      本文着重介绍了泰克示波器全新频谱分析功能Spectrum View在电源调试和PLL故障排查诊断中的应用。实测表明,Spectrum View的多通道时频域联动分析,非常便于干扰信号定位以及电路故障排查,为开发工程师调试产品提供了重要依据。

    2020-11-24 06:25

  • PLL的使用技巧?有什么注意事项?

    PLL的好处是什么PLL是什么工作原理PLL的使用技巧?有什么注意事项?

    2021-04-23 06:54