• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • CAN协议的软件过滤和硬件过滤

    CAN过滤是控制器局域网络中用于控制哪些消息可以被节点接收的一种机制。在CAN网络中,由于是CAN总线通信,所有节点都会接收到网络上的所有消息。为了提高效率和减少处理无关数据的负担,节点可以配置

    2024-12-26 19:33 亿佰特物联网应用专家 企业号

  • 干燥过滤器的作用_过滤器的性能特点

    干燥过滤器(DrierFilter)主要是起到杂质过滤的作用。一般来说,这要根据冰箱,空调的制冷系统来确定干燥器的规格,如直径,内径,外径的规格,和内部件,如过滤碗,网布,和分子筛。

    2019-12-05 14:29

  • 解析ECAN-E02单过滤器CAN硬件过滤

    什么是CAN总线?CAN(ControllerAreaNetwork)总线是一种用于车辆电子设备之间通信的标准协议。CAN过滤器是用来过滤CAN总线上收到的消息,从而确保只处理特定的数据帧。在CAN

    2025-01-16 19:35 亿佰特物联网应用专家 企业号

  • 详解PLL锁定时间精确测量

    PLL参考时钟和PLL反馈时钟的频率和相位相匹配时,PLL则被称为是锁定状态。达到锁定状态所需的时间称为锁定时间,这是PLL设计最关键的参数之一。

    2018-03-14 15:17

  • 咨询应用工程师:PLL频率合成器

    频率合成器在锁相环 (PLL) 中工作,其中相位/频率检测器 (PFD) 将反馈频率与参考频率的分频版本进行比较(图 1)。PFD的输出电流脉冲经过滤波和积分以产生电压。该电压驱动外部压控振荡器 (VCO) 增加或降低输出频率,从而将 PFD 的平均输出驱动至零。

    2023-02-03 10:50

  • FPGA设计:PLL 配置后的复位设计

    先用FPGA的外部输入时钟clk将FPGA的输入复位信号rst_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL输出有效时钟之前,系统的其他部分都保持复位状态。

    2020-03-29 17:19

  • 如何建立一个简单的PLL电路

    本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟和数据恢复,以及倍频和频率合成。在这项实验中,您将建立一个简单的PLL电路,让您对

    2023-07-10 10:22

  • 科普一下12种管道过滤

    Y型过滤器属于管道粗过滤器,可用于液体、气体或其他介质大颗粒物过滤

    2023-01-12 09:57

  • PLL锁定过程的两个步骤

    校准完成后,PLL的反馈操作使VCO锁定于正确的频率。锁定速度取决于非线性周跳行为。PLL总锁定时间包括两个部分:VCO频段校准时间和PLL周跳时间。VCO频段校准时间仅取决于PFD频率;PFD频率越高,锁定时间越短

    2018-05-11 15:14

  • 什么是“ IP 防护等级”_电机应用中IP防护等级考虑因素

    在工业设备中,伺服电机有可能被应用于各种苛刻、复杂的恶劣环境条件下,如:潮湿、粉尘、液体喷淋...等等,因此,电机的 IP 防护等级成为运控应用选型时一项非常重要的规格指标。那在运控应用中,需要注意哪些应用环境因素,以及关于电机 IP 防护等级的几点考虑。

    2018-07-11 01:35