嗨,我在我的设计中使用了向导生成的GTP Core。我仅使用PLL0使用四个磁贴,每个磁贴都是相同的。我还使用了两个用户时钟(一个用于TX(通道速度:0.64Gbps),一个用于RX
2019-06-19 11:27
喜: 我有一个问题,当我使用pll dirver 2时钟(a,b)时,时钟b将作为输出连接到PIN。 当项目映射时,它将是错误的。“地点1206和地方1136” 我能怎么做。以上来自于谷歌翻译以下
2019-06-12 07:09
了稳定性问题。有关于这种设计的设计参考吗?亲切的问候,Kornad以上来自于谷歌翻译以下为原文Hi I'd like to use a PLL to generate a base clock
2019-07-15 07:29
任何频率合成器的目标是根据给定的输入参考频率产生期望的输出频率,然而,可用的输入频率与所需的输出频率之间的关系并不总是明显的。问题总是隐约可见:是否存在另一个更好的配置?对于我的PLL,将提供更好
2019-01-29 10:35
:)以上来自于谷歌翻译以下为原文I generated clock using PLL and that clock is being by custom IP and external
2019-04-25 08:42
)滤波器的带宽,它定义了环路的速度:它是输出抖动吗?谢谢你的帮助以上来自于谷歌翻译以下为原文I try to use a PLL in a Spartan6 by using the "
2019-06-06 11:14
什么是PLL? PLL有什么作用?
2021-06-18 07:03
是什么?使用32个没有PLL的MHz是否有一些优点或缺点?谢谢 以上来自于百度翻译 以下为原文 Hiregarding PIC16LF18326 there is a PLL setting
2019-01-23 06:15
并选择IP内核时,我会尝试添加PLL,因为设备中没有可用的收费。在兼容设备列表中的Vertex组。是否由于我有30天的节点锁定评估许可证?请帮忙。问候Dipankar以上来自于谷歌翻译以下为原文
2019-03-04 12:15
到站点PLL_ADV_X0Y1但是在我限制了2个PLL之后,错误就消失了。那么这个错误是关于什么的?以上来自于谷歌翻译以下为原文My design on Spartan 6 have 2 PLLs
2018-11-05 11:31