• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 详解PLL锁定时间精确测量

    PLL参考时钟和PLL反馈时钟的频率和相位相匹配时,PLL则被称为是锁定状态。达到锁定状态所需的时间称为锁定时间,这是PLL设计最关键的参数之一。

    2018-03-14 15:17

  • FPGA设计:PLL 配置后的复位设计

    先用FPGA的外部输入时钟clk将FPGA的输入复位信号rst_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL输出有效时钟之前,系统的其他部分都保持复位状态。

    2020-03-29 17:19

  • 如何建立一个简单的PLL电路

    本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟和数据恢复,以及倍频和频率合成。在这项实验中,您将建立一个简单的PLL电路,让您对

    2023-07-10 10:22

  • PLL锁定过程的两个步骤

    校准完成后,PLL的反馈操作使VCO锁定于正确的频率。锁定速度取决于非线性周跳行为。PLL总锁定时间包括两个部分:VCO频段校准时间和PLL周跳时间。VCO频段校准时间仅取决于PFD频率;PFD频率越高,锁定时间越短

    2018-05-11 15:14

  • 什么是“ IP 防护等级”_电机应用中IP防护等级考虑因素

    在工业设备中,伺服电机有可能被应用于各种苛刻、复杂的恶劣环境条件下,如:潮湿、粉尘、液体喷淋...等等,因此,电机的 IP 防护等级成为运控应用选型时一项非常重要的规格指标。那在运控应用中,需要注意哪些应用环境因素,以及关于电机 IP 防护等级的几点考虑。

    2018-07-11 01:35

  • 智多晶PLL使用注意事项

    在FPGA设计中,PLL(锁相环)模块作为核心时钟管理单元,通过灵活的倍频、分频和相位调整功能,为系统提供多路高精度时钟信号。它不仅解决了时序同步问题,还能有效消除时钟偏移,提升系统稳定性。本文将深入探讨智多晶PLL在实际应用中的关键注意事项,帮助工程师规避常见设

    2025-06-13 16:37

  • 芯片湿敏等级概述

    MSL是Mositure Sensitivity Level的简称,即湿敏等级,也叫潮敏等级,表征芯片抗潮湿环境的能力,这是一个极为重要然而却极容易被电子工程师忽视的参数。

    2025-01-14 15:07

  • 灯具IP防护等级测试标准

    一、IP防护等级的概念灯具在使用过程中常暴露于灰尘、水汽、雨淋等复杂环境中,为保证其长期稳定工作并防止触电或损坏,国际电工委员会(IEC)制定了防护等级标准,即IP

    2025-10-17 16:13 GTS全球通检测 企业号

  • Xilinx FPGA普通IO作PLL时钟输入

    普通IO可以通过BUFG再连到PLL的时钟输入上,但要修改PLL的设置 input clk的选项中要选择"No Buffer";

    2017-02-09 12:54

  • PLL锁相环的基本结构及工作原理

    PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时脉讯号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。

    2017-05-22 09:16