发文章
发资料
发帖
提问
发视频
0
搜索热词
提出了更高要求。尤其是网络交换芯片、以太网PHY以及路由器主控SoC,通常依赖于外部27MHz或25MHz时钟源,以作为PLL倍频、协议同步或定时控制的重要参考。F
2025-04-14 21:10 FCom富士晶振 企业号
国芯思辰SC6301是高性能时钟调节器,支持JEDEC JESD204B。当使用设备和SYSREF时钟时,PLL2的14个时钟输出可配置去驱动7个JESD204B转换器或其他逻辑设备。SYSREF
2024-02-19 09:41 国芯思辰(深圳)科技有限公司 企业号