嗨,伙计们,我正在尝试使用HS振荡器(DSPIC33 FJ128GP804)的PLL。经过几次尝试,我得到了这个代码,但是我不确定它是正确的方法……当启动调试时,我得到了如下警告
2019-09-26 11:43
你好,我希望产生更高的时钟频率。我们使用PLL来获得更高的电平,但接收的输出数据位移位一位。使用内部时钟时,按正确的顺序接收该位,同时使用PLL(并将乘法器和除法器常数保持为1 - 有效地在输出端
2020-03-24 06:08
正确设置,但_XTAL_FREQ定义为160000,并且所有计时器计算等都错误。如果选择启用软件PLL,_XTAL_FREQ定义为64000000,但是OSCTUNE的PLEN不是。选择,所以时钟
2020-04-02 10:44
不知道如何使用pll功能,也不知道clock管脚、lock管脚和gain sel A/B管脚如何使用,而且找不到霍尔反馈信号。求助各位谁知道这类电机的正确驱动方法
2017-03-12 09:54
嗨,我正在使用spartan6 LX100 fg676。使用pll的时钟输出的正确方法是什么,它应该驱动内部逻辑并从fpga输出?目前我正在将PLL_adv的输出CLKOUT2连接到驱动内部逻辑
2019-08-09 08:15
PLL的好处是什么PLL是什么工作原理PLL的使用技巧?有什么注意事项?
2021-04-23 06:54
我使用PWM通道产生波形作为ICU的输入源,并固定为10Hz。另一个通道用于 ICU 功能。这是我的测试数据: 我们可以发现如果使用FIRC作为eMIOS源时钟,结果是正确的。如果
2023-03-20 07:42
什么是PLL? PLL有什么作用?
2021-06-18 07:03
时钟发生器(CLK_HR_P)的时钟进入XPS项目。我收到以下错误:地点:1401 - 已发现时钟IOB / PLL时钟分量对未放置在最佳时钟IOB / PLL站点对。时钟IOB组件放置在现场。相应的PLL组件
2020-07-20 12:51
设计并调试锁相环(PLL)电路可能会很复杂,除非工程师深入了解PLL理论以及逻辑开发过程。本文介绍PLL设计的简易方法,并提供有效、符合逻辑的方法调试PLL问题。
2019-07-08 08:02