• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 详解PLL锁定时间精确测量

    PLL参考时钟和PLL反馈时钟的频率和相位相匹配时,PLL则被称为是锁定状态。达到锁定状态所需的时间称为锁定时间,这是PLL设计最关键的参数之一。

    2018-03-14 15:17

  • TC3xx芯片时钟系统的锁相环PLL详解

    的Tick数就是基于模块时钟的)。本系列文章就来详细介绍TC3xx芯片的时钟系统及其具体配置。本文为TC3xx芯片时钟系统的锁相环PLL详解

    2023-12-01 09:37

  • FPGA设计:PLL 配置后的复位设计

    先用FPGA的外部输入时钟clk将FPGA的输入复位信号rst_n做异步复位、同步释放处理,然后这个复位信号输入PLL,同时将clk也输入PLL。设计的初衷是在PLL输出有效时钟之前,系统的其他部分都保持复位状态。

    2020-03-29 17:19

  • 工业机器人结构、驱动及技术指标详解

    详细解剖工业机器人结构、驱动及技术指标,具体的跟随小编一起来了解一下。

    2018-07-11 11:07

  • 如何建立一个简单的PLL电路

    本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟和数据恢复,以及倍频和频率合成。在这项实验中,您将建立一个简单的PLL电路,让您对

    2023-07-10 10:22

  • 放大电路的性能指标解析

    放大电路(amplification circuit)是通过一个装置(核心为三极管、场效应管)将微弱电信号不失真地方大到相应数值,从而使终端电器(继电器、仪表、扬声器)工作。判断一个放大器的好坏要通过性能指标,本文就详解放大电路及其性能

    2017-01-16 14:09

  • PLL锁定过程的两个步骤

    校准完成后,PLL的反馈操作使VCO锁定于正确的频率。锁定速度取决于非线性周跳行为。PLL总锁定时间包括两个部分:VCO频段校准时间和PLL周跳时间。VCO频段校准时间仅取决于PFD频率;PFD频率越高,锁定时间越短

    2018-05-11 15:14

  • 详解对象检测网络性能评价指标mAP计算

    等常见指标,更广义的评价还包括检测率除以精度与敏感性。检测对象的评价多数是基于某测试数据集的,通常称为SUT(System Under Test), 我们在训练时候使用的数据通常被称为GT Sytem(是带有正确标准框的数据)。

    2023-10-09 16:41

  • Xilinx FPGA普通IO作PLL时钟输入

    普通IO可以通过BUFG再连到PLL的时钟输入上,但要修改PLL的设置 input clk的选项中要选择"No Buffer";

    2017-02-09 12:54

  • 传感器动态和静态主要技术指标详解

    由于传感器的技术指标众多,各种资料文献叙述角度不同,使得不同人有不同的理解,甚至产生误解和歧义。为此,以下针对传感器的几个主要技术指标进行解读。

    2016-11-22 11:32