NCK2910工作在RX ON模式,当环境温度在15℃到60℃之间时,2910停止工作并发生RF Event,键入0xF4-PLL Unlock。目前,我们检查了外部晶振,发现PPM值在范围内。请问温差变化时是否还有其他可能导致PLL Unlock的
2023-04-10 06:18
数据线。并且我会得到比原始时钟(27Mhz)快2倍的并行数据?我应该使用PLL,还是只使用BUFIO2?因为我想收到多传感器数据。是否可以在没有PLL的情况下通过BUFIO2使用SR数据接收,因为Spartan
2020-03-09 09:26
什么是PLL? PLL有什么作用?
2021-06-18 07:03
嗨,我需要如何定义pll输出时钟,我期望pll的输出时钟彼此异步。但该工具正在对pll的两个输出时钟进行时序分析。实际上它们是假路径,我怎么能避免这种情况。
2019-11-08 07:20
我使用PLL生成时钟,该时钟由自定义IP和外部外设(DAC)提供。在这种情况下我需要使用时钟转发吗?当我使用ODDR使用时钟转发时,我看到了所需的结果,但是当没有时钟转发时,生成的时钟在第二个周期
2019-04-25 08:42
如果要学习关于FPGA的pll搭建和让工程在有源码的情况下一步一步变为例程中那样有序的工程,该做那些准备呢?
2016-12-28 00:46
尤其在无线通信应用中,常常需要以非常短的时间切换 PLL (锁相环) 合成器的输出频率。在这类情况下,人们经常希望在相对较大的频率跳变之后,以不到 20µs 时间实现稳定的输出频率。以下我们将介绍
2019-07-25 06:16
在配置PLL过程中,打开了megawizard plug-in manager后,下拉菜单中没有IO这个选项,更别说选ATLPLL了,求问这是什么情况!PLL配置教程原帖http
2017-03-22 09:58
使用 SerDes 协议 F236 时,我们希望使用 SG2 作为 1000BaseKX。根据参考手册的表 19-1,SerDes bank 1 的所有通道都映射到 PLL1。在这种情况
2023-04-18 08:25
嗨,我在我的设计中使用了向导生成的GTP Core。我仅使用PLL0使用四个磁贴,每个磁贴都是相同的。我还使用了两个用户时钟(一个用于TX(通道速度:0.64Gbps),一个用于RX
2019-06-19 11:27