• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 使用KSZ8873FLL集成3端口10/100管理型交换机

    KSZ8873FLL-EVAL,KSZ8873FLL评估板是第三代完全集成的3端口开关。 KSZ8873FLL的两个PHY单元支持10BASE-T和100BASE-TX。 KSZ8873

    2020-05-20 16:00

  • 【工程源码】使PLL内部时钟通过专用引脚输出

    的问题来了,怎样知道哪个引脚才是哪个PLL的对应的专用输出IO呢?挺简单的。在Quartus II软件中引脚分配时候的时候,找以L标识的引脚,然后把鼠标光标移到该引脚上,就会弹出该引脚信息,在弹出的信息

    2020-02-20 14:41

  • PLL是什么?有何性能

    RCU学习笔记Chapter 1 时钟1.1 名词解释PLL:PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时钟信号,使高频器件正常工作,如内存的存取资料等。PLL

    2022-01-26 07:17

  • RE:PLL分析及设计

    关于PLL设计不错的书籍!

    2009-09-25 10:14

  • 如何设计并调试锁相环PLL

    )的模型文件已包含在内。如果未包含在内,则仿真器将使用理想参考和VCO进行仿真。若要求仿真精度,则花在编辑VCO和基准电压源库文件上的时间将会是值得的。PLL使用与放大器类似的负反馈控制系统,因此环路

    2017-03-17 16:25

  • 以DDS为参考的PLL在电台设计中的应用

    、相位噪声等指标。PLL(锁相环)频率合成通过锁相环完成频率的加、减、乘、除运算。该方法结构简单、便于集成,且输出频率、频谱纯度,目前使用比较广泛,但存在高分辨率和快转换速度之间的矛盾,一般只能

    2011-07-16 09:09

  • 根据基本的数据表规格估算出PLL相位噪声的教程

    注意,PLL是一种控制回路,这种系统具备频率响应功能。参考路径中生成的噪声受控于回路中对系统输出的低通频率响应,而压控振荡器(VCO)中生成的噪声受控于回路中对系统输出的通频率响应。参见图1。图1

    2022-11-17 06:57

  • 陶瓷的“个人介绍”

    陶瓷的“个人介绍”陶瓷早在几千年前就已经问世,经过几千年的演变,成就了它的美名。陶瓷可承受高温的腐蚀,并且不吸水,可塑性,手感光滑,声音清脆,别具一格。在艺术史上扮演着重要的角色。 瓷器在历史上

    2017-08-01 11:11

  • 使用PLL的超快频率切换

    使用PLL的超快频率切换

    2019-09-05 10:39

  • 【工程源码】确定FPGA的专用时钟输入脚与PLL对应关系

    对应接到哪个PLL上呢?还是说任意一个CLK脚都能接到任意一个PLL上呢。可能不做硬件板卡设计的人,很难会考虑这些问题,即使设计硬件板卡的人,也不一定会去考虑这个问题,反正对着一些常见的开发板的原理图

    2020-02-20 14:32