• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 求李想STM32视频22

    求李想STM32视频22写了先!!

    2013-03-17 20:33

  • 与电感有关的公式

    大家好,今天来给大家一个与电感有关的公式,也是我认为关于电感最重要的公式

    2021-02-25 06:33

  • c6678 关于pll中ddr频率的运算公式

    硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer

    2018-06-21 02:45

  • 仿照特权同学视频教程29操作出错

    特权同学CPLD视频教程29Lesson29:SF-EP1C开发板实验8——基于M4K块的移位寄存器配置仿真实验.wmv我操作了一下,和视频不太一样,出错了,见下图高手看看,如何解决?谢谢!

    2022-10-18 22:35

  • 【2018年中巨献】27个免费的教学视频教你开发安卓APP

    逻辑实现。00:16:3417 设备控制界面的父类实现(上)。00:28:5018 设备控制界面的父类实现(下)

    2018-06-06 14:15

  • 时序分析-寻找PLL相移值

    特权老师,您好,关于时序分析-寻找PLL相移值,有些问题想请教您:疑问一:在您的《特权和你一起学NIOS II》书中,第五章,5.4 三部曲-时序报告,5.4.1 寻找PLL相移值,102页,书中

    2013-10-22 22:26

  • LS1046A CGA_PLL频率是多少?

    LS1046A 数据表 5.1 节列出了“核心集群组 PLL 频率”最小值 1000 MHz。这令人困惑:这是 CGA_PLL1 和 CGA_PLL2 的最低工作频率

    2023-03-31 06:45

  • LPC43xx PLL相位是否同步?

    您好, 在LPC4370 数据表中, 7.23.3 节, 81 页,声明“所有分支时钟都是两个时钟控制单元 (CCU) 之一的输出,并且可以独立控制。来自同一基本时钟的分支时钟是同步的在频率

    2023-05-06 07:15

  • LabVIEW 公式节点问题

    本帖最后由 YTTKLA 于 2015-10-28 17:49 编辑 麻烦大神帮看看程序,感觉公式节点输出的数组值与实际值差好多,是我自己算错了,还是哪里出了问题?请大神帮忙!!!

    2015-10-28 16:03

  • STM3232F303VET中PLL源的文字和图例是不是有冲突呢?

    详情:在stm32f303vet参考手册(rev 8)图14中,如果选择HSE作为源,PLL源默认为HSE。在 140 页位 Bits16:15 中,它表示默认值为 HSE/2 等等。这一点很重要,因为不同的 stm32f303 变体有不同的

    2022-12-12 08:24