• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 为什么PCB上的单端阻抗控制50欧姆

    证明了在50欧姆附近,L是最小的。最后,从电气性能的角度看,50欧姆的优势也是综合考虑之后的折中。单纯从PCB走线的性能来说,阻抗低比较好,对一个给定线宽的传输线,和平

    2019-05-30 08:13

  • PCB上的单端阻抗控制50欧姆的原因

    ,不久以后,在象Hewlett-Packard这样在业界占统治地位的公司的影响下,欧洲人也被迫改变了,所以50欧姆最终成为业界的一个标准沿袭下来,也就变成约定俗成了,而和各种线缆连接的PCB,为了阻抗的匹配,最终也是

    2019-06-04 07:51

  • 关于PCB阻抗设计的建议

    关于PCB阻抗设计的建议

    2017-06-06 14:33

  • PCB阻抗控制

    PCB阻抗控制 详情见附件

    2017-11-26 14:13

  • 详解阻抗匹配中的50欧姆的由来

    转为什么大多数工程师喜欢用50欧姆作为PCB的传输线阻抗(有时候这个值甚至就是PCB板的缺省值),为什么不是60或者是70欧姆呢?对于宽度确定的走线,3个主要的因素会影

    2016-10-31 16:24

  • 走线选择50欧姆阻抗有以下原因

    在线宽固定的情况下,有三个主要因素影响PCB阻抗。第一,到PCB传输线最近的电磁干扰层的影响正比于PCB传输线到最近的参考平面的距离,越小的距离就越小的辐射。第二,串

    2019-05-31 07:44

  • PCB阻抗设计软件(很实用)

    一款非常实用的PCB阻抗设计软件

    2015-05-27 17:16

  • PCB stack设计的特征阻抗

    在高速数字电路设计流程中,第一步需要做的就是根据系统的复杂程度,成本因素等相关方面决定印制电路板(PCB)的叠层结构(Stack),而在PCB stack设计的过程中,特征阻抗也是一个重点关注的问题。

    2019-05-23 07:13

  • PCB阻抗控制和叠层设计

    在实际情况中,需要在数字边际速度高于1ns或模拟频率超过300Mhz时控制迹线阻抗PCB 迹线的关键参数之一是其特性阻抗(即波沿信号传输线路传送时电压与电流的比值)。印制电路板上导线的特性

    2019-05-30 07:18

  • PCB叠层设计及阻抗计算

    PCB叠层设计及阻抗计算

    2017-09-28 15:13