• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PCB 设计之Expedition 等长设置

    在当前的PCB 设计当中,对于走线长度的要求越来越多。Expedition PCB 自动调线的功能强大。在PCB 的设计当中若能最大限度地使用Expedition PCB

    2018-05-15 10:49

  • XILINX SERDES SI仿真中抖动的设置

    随着SERDES应用越来越多,速率也越来越高,SI的问题渐渐变得越来越重要,它对PCB设计,SERDES参数优化都有着非常重要的指导作用。而器件选型也往往以SI仿真开始。但是在仿真时,工具会让用户

    2017-11-18 13:17

  • PCB设计中如何实现等长走线

    PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行

    2020-11-22 11:54

  • Allegro的通用等长规则设置方法

    本例中需要实现PCI-e金手指到EMMC芯片等长,包括D0-D7,CLK,CMD这10条网络。查看各条网络,确认是否存在串联匹配电阻。本例中,仅在时钟线上存在,如下图的高亮器件。

    2019-06-22 09:44

  • Altium Designer软件是怎样设置等长误差的呢

    在DDR的设计中,需要对数据线及地址线进行分组及等长来满足时序匹配,通常DDR的数据线之间的长度误差需要保证在50mil以内,地址线的长度误差需要保证在100mil以内。

    2022-11-02 09:25

  • 如何解决高速PCBSI/EMI问题

    ,高密度PCB板上的高速讯号或频率走线则会对间距越来越小的相邻走线产生很难准确量化的串扰与EMC问题。SI和EMC的问题将会导致PCB设计过程的反复,而使得产品的开发周期一再延误。

    2018-05-22 07:18

  • pcb自动布线设置_设置线间距与宽度设置_pcb布局布线技巧

    本文开始介绍了什么是布线与布线技巧及具体操作,其次介绍了PCB布线原则与PCB布线技巧,最后介绍了PCB自动布线设置详细教程。

    2018-01-31 15:58

  • Allegro中关于绕等长的自动功能

    有了单线的自动等长,那就肯定不会放过板上随处可见的差分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的差分线也就跟着越来越多,对内等长的工作量自然就加大了。但是自从有了绕线新功能,就再也不担心绕

    2018-10-19 15:33

  • 做内层PCB设计需要了解那些内容布局布线和绕等长技术你了解吗

    经常画高速板的同学都知道,10个高速板有9个要绕等长,而且内存出现的频率尤其频繁,整的现在画板子不绕两下都有点不习惯。好在上期给大家介绍了几种快的不能再快的绕等长的方法,用allegro绕等长还是非常任性的。看看下图

    2018-11-11 10:55

  • 缩小阻抗差距,解决PCB传输线之SI反射问题

    SI问题最常见的是反射,我们知道PCB传输线有特征阻抗属性,当互连链路中不同部分的特征阻抗不匹配时,就会出现反射现象。SI反射问题在信号波形上的表征就是:上冲/下冲/振铃等。

    2016-11-05 02:28