相比T拓扑,fly- by在传输较高速率信号时更占优势一些,当然fly-by也并不就是完美的,它自身也存在很多缺陷,例如使用fly-by,负载之间有延时差,导致信号不能同时到达接收端。为解决这个
2016-05-24 14:30
请教一下DM8148的DDR控制器支持读写平衡吗,没找到描述,用fly-by拓扑,还是T型? 从手册上看应该是fly-by,还想确认一下
2018-05-28 04:33
请问下关于fly-by用在2个SDRAM和1个NandFlash时,下面2个图片结构的作用是否一样?谢谢。第一种情况:第二种情况: 因为看视频只有1个SDRAM的情况,所以想问问2个SDRAM的情况。上面2种情况是不是都可以?是否效果都一样?谢谢。
2019-09-16 10:27
分支对信号的影响。以下为仿真结果对比。从仿真结果可以看出,长负载分支的眼高、眼宽小于短负载分支的眼高、眼宽,主要就是由上面提到的负载电容反射造成。 针对DDR3 fly-by的设计,依据在高速PCB领域
2015-11-16 16:04
目前设计过的处理器采用fly-by拓扑当中,基本都是采用RTT通过VTT上拉的方式,但是今天却看到另外一款处理器采用的是RC下拉端接,为什么还有这种操作?原理何在?麻烦知道的大佬帮忙指点指点~~
2018-01-19 16:06
本帖最后由 一只耳朵怪 于 2018-5-28 17:41 编辑 大家好,我的板子之前是按照fly-by拓扑(菊花链)布线,之后板子缩小打算用T行拓扑布线,有用过的大神知道可以直接更改吗?或者都需要做那些调整
2018-05-28 06:20
的DDR模块,例如DDR4,而且一个通道有4个颗粒的DDR模块来说,问一下作为硬件工程师的你们,敢试试吗?我们先说点轻松的吧,一般来说,常用的1拖4的DDR拓扑结构一般有两种,就是我们常见的fly-by
2020-09-10 14:48
作者:一博科技DDR的拓扑结构选择也是一个老生常谈的话题了,从最初只能采用T拓扑到支持读写平衡的Fly-by拓扑,设计似乎变得越来越简单了。大家来看这样一种情况,一个驱动拖动两片DDR颗粒,芯片支持
2016-12-01 11:49
花费了1个星期的准备,录制了本套全程视频教程,主要模块时 SDRAMFLASHCPU电源讲解常见四层板的设计 BGA出现方式采用菊花链(Fly-by)拓扑结构讲解蛇形等长拓扑From to 等长
2016-08-12 17:22
(T点的实现)附录11:四片DDR2设计实例演示视频(远端分支)附录12:两片DDR3设计实例演示视频 (Fly-by)附录13:首届IPC PCB设计大赛:四片DDR3 (Fly-by) 考试板
2015-10-14 15:53