• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 怎样计算PCB布线中走线允许的最大长度

    怎样计算PCB布线中走线允许的最大长度?走线太长了都有哪些影响呢?

    2023-04-10 17:10

  • PCB上信号线最大走线长度是多少呢?

    PCB尺寸是500*60mm左右,长度比较长,有的信号线会比较长,信号线线过长会有什么影响呢?一般信号

    2018-07-09 16:51

  • 高速PCB设计调整走线长度

    ,保证信号同步到达若干个接收器。有时候在PCB上的一组信号线之间存在着相关性,比如总线,就需要对其长度进行校正,因为需要信号在接收端同步。其调整方法就是找出其中最长的那根走线

    2018-11-27 15:22

  • pcb蛇形走线

    下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,

    2019-05-22 02:48

  • PCB EMI设计IC的电源和时钟线处理

    。  2.3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个  2.4)长度超过12inch的时钟线

    2018-09-11 16:05

  • 高速数字PCB板的等线设计思路

    PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另

    2019-05-21 07:14

  • PCB小知识 8 】 时钟

    并且要有良好的地层,而不是靠近I/O接口处。不可将时钟产生电路做成子卡或者子板的形式,必须做在单独的时钟板上或者承载板上。如下图所示,绿色框中部分下一层最好不要走线PCB

    2015-12-20 19:27

  • TF数据线时钟线等长如何处理

    请问各位大佬:TF数据线时钟线等长,这种情况如何处理有一根数据线较长,这时还是以时钟线

    2019-03-19 07:35

  • PCB设计中的时钟线和布线规则

    一、时钟线要求 (1)时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~

    2019-05-21 09:34

  • 信号在PCB线中传输时延 (上)

    和过孔传输时延在PCB设计时候,经常会遇到走线换层,走线换层必须借助于过孔。但长度相等的过孔和走线之间的时延并不相等。过

    2014-10-21 09:54