• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 解决PCB设计消除的办法

    PCB电路设计中有很多知识技巧,之前我们讲过高速PCB如何布局,以及电路板设计最常用的软件等问题,本文我们讲一下关于怎么解决PCB设计中消除

    2020-11-02 09:19

  • 综合布线测试的重要参数——

    双绞线的性能在一直不断的提高,但有一个参数一直伴随着双绞线,并且伴随着双绞线的发展,这个参数也越来越重要,它就是 (Crosstalk)。是影响数据传输最严重的

    2018-01-19 11:15

  • 针对PCB设计中由小间距QFN封装引入的抑制方法

    一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出

    2022-11-21 06:14

  • 不得不知道的EMC机理--

    噪声一般会同时影响信号的边沿和幅度。因此,对于来说两个方面的影响都应该考虑。形成的根源在于耦合。在多导体系统中,导体

    2019-04-18 09:30

  • 信号在PCB走线中关于 , 奇偶模式的传输时延

    要尽量走同,换时需要注意总的长度要保持相等并且每层走线都需要等长。 2) 需要等长的信号走相同走线可以保持过孔的时延一致,从而消除过孔时延不一致带来的影响。 3.3

    2015-01-05 11:02

  • 转: PCB设计的排布原则和常用层叠结构

    之间,不对外造成干扰。  3、所有信号尽可能与地平面相邻;  4、尽量避免两信号直接相邻;相邻的信号之间容易引入

    2016-08-23 10:02

  • 高速电路信号完整性分析与设计—

    高速电路信号完整性分析与设计—是由电磁耦合引起的,布线距离过近,导致彼此的电磁场相互影响

    2009-09-12 10:31

  • PCB规则你都懂了吗?

    ,从而导致电路功能失效。在两信号之间加入地平面可以有效地避免。(5)多个接地的内电可以有效地降低接地阻抗。例如

    2015-03-06 11:02

  • 高速PCB设计准则——减少的措施

    做到负载匹配,通过减小反射的方法来减小串6.如果需要,可以进行自屏蔽7.关键信号线布在中间层(上下都是地平面);切中间层线与线的间隔要大于表层8.差分线一定要平行等长。9.走线要充分考虑回流路径,不要‘跨越’地平面

    2015-03-06 10:19

  • 最小化信号路径PCB布局的应用

    信号/组件上的信号电流用虚线表示。它们是最容易理解的,因为它们严格限制在我们选择放置的信号轨迹上。返回的电流有一个可以流过的整个平面。

    2019-05-22 06:56