本帖最后由 MANTENUO 于 2016-9-19 15:27 编辑 内部时钟频率为100M,个人认为是内部时钟频率倍频造成的300M/500M位置辐射发射超标,希望广大的高手们给一下
2016-09-19 14:49
EMC方面小白求助,最近设计的一款产品做EMC测试时连续传导发射CE02(汽车电子方面),然后30-108MHz频段电压法和电流法都是超标情况,由于EMC知识欠缺,现场
2017-10-13 14:11
有可控硅的电路,EMC传导超标怎么改呢,请教专业大神
2018-06-05 09:11
用CH395Q,SPI接口,使用官方推荐的电路图,EMC测试辐射超标,在68M和214M两个频点超出5db,静电测试接触放电6KV网络故障,断电重启可恢复,请问有推荐处理方案吗?
2022-10-31 07:16
现在做数字电路方面的工作,每个板子上都有很多路的时钟信号,而且时钟信号线贯穿整条pcb,造成辐射超标,我想大家给我些PCB
2014-10-24 11:37
现在做数字电路方面的工作,每个板子上都有很多路的时钟信号,而且时钟信号线贯穿整条pcb,造成辐射超标,我想大家给我些PCB
2014-11-07 09:45
用频谱仪探头测试PCB地平面,存在24MHz的谐波(TF卡的工作时钟),导致辐射发射严重超标。这种地平面上耦合了24MHz的谐波信号,这种如何处理才能通过辐射发射试验。(希望不改
2015-08-22 23:53
产品做EMC测试时辐射超标,44MHz和88MHz,应该是使用的22.1184MHz无源晶振辐射导致的,除了优化PCB外另外考虑晶振本身的辐射特性,不知道在相同条件下无源晶振辐射小 还是有源晶振辐射更小?望有类似经验
2019-05-05 17:51
在PCB的EMC设计考虑中,首先涉及的便是层的设置;单板的层数由电源、地的层数和信号层数组成;在产品的EMC设计中,除了元器件的选择和电路设计之外,良好的PCB设计也是
2019-01-16 14:34
系统主要就是2个网口,RGMII接口,跑100M,所以时钟和信号都是25M,但是FPGA内部时钟是125M。 做RE测试的时候,发现125M的3/5/7次谐波超标。。。 已经改过网口的
2019-04-16 10:29