• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 基于高速FPGA的PCB设计

    线上串入一个33 欧姆的电阻。(六)串扰串扰是指并行走线之间有害的耦合。两种类型的串扰:前向(电容性的)和后向(感应性的)。前向串扰主要是由于两个长的并行信号之间的相互电容导致,其中一个信号跳变时会

    2018-09-21 10:28

  • 给硬件初学者:平行走线串扰

    PCB的书籍上经常说:不要平行走线、加大平行走线的间距,避免干扰。但是,大多数没有告诉我们受到干扰的机理和模型是什么。而

    2013-11-30 14:54

  • 了解了串行/并行高速信号,你才能开始PCB布线

    PCB设计的都知道,没有一点高速方面的知识,你就不是一个有经验的PCB设计工程师。高速信号常见于各类的串行总线与并行

    2019-10-01 07:00

  • 设计PCB电路时如有很多靠近的平行走线会对信号造成什么影响呢?

    设计PCB电路时,如有很多靠近的平行走线,会对信号造成什么影响呢?

    2023-04-10 15:52

  • 基于高速PCB传输线建模的仿真

    。采用全电荷格林函数法结合矩量法提取高速PCB传输线分布参数并建立等效时域网络模型,应用端接I/O缓冲器IBIS瞬态行为模型,对实际

    2018-08-27 16:00

  • 高速电路PCB网络、传输线、信号路径和走线

    ,而且,还要为这条任何金属互连线上的电流找一个返回路径,两者之间还要形成电场,如图2所示的虚线箭头。这就是传输线网络的区别,在高速电路中,几乎会遗忘网络中的一个概念:

    2018-11-23 16:05

  • 高速PCB布线差分对走线

      为了避免不理想返回路径的影响,可以采用差分对走线。为了获得较好的信号完整性,可以选用差分对来对高速信号进行走线,如图1所示,LVDS电平的传输就采用差分传输

    2018-11-27 10:56

  • 高速PCB布线技巧、EMI问题、设计规则

    PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB

    2021-03-31 06:00

  • 高速PCB布线技巧、EMI问题、设计规则

    ,如下图所示: 由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号

    2022-04-18 15:22

  • 如何在PCB板上布置高频高速信号线

    传输线靠近PCB板边来平行走线的话,相对而言,参考平面对于该高速信号线

    2019-11-09 07:00