• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 给硬件初学者:平行线串扰

    PCB的书籍上经常说:不要平行线、加大平行线的间距,避免干扰。但是,大多数没有告诉我们受到干扰的机理和模型是什么。而

    2013-11-30 14:54

  • 高速数字PCB板的等线设计思路

    线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读

    2019-05-21 07:14

  • PCB设计高速信号走线的准则分享

    硬件工程师做久了自然有自己处理电路板的一套方法,也许不是最好的办法,自己却能理解其中的意义。但是工作中还是要按照最完美的办法进行操作,本期我们就来了解一下关于高速信号走线准则到底有哪几条是你不清楚的?

    2020-10-30 08:33

  • 高频高速PCB设计之实用大全(转载分享)

    和方式要符合所用的探棒。11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号

    2017-01-20 10:29

  • PCB设计高速差分信号的布线技巧

    pcb上靠近平行走高速差分信号线对的时候,在阻抗匹配的情况下,由于两线的相互耦合,会带来很多好处。但是有观点认为这样会增大信号的衰减,影响传输距离,为什么?我在一些大

    2012-03-03 12:37

  • 最全高速pcb设计指南

    的影响  传输线极其相关设计准则  串扰(crosstalk)极其消除  电磁干扰高速电路设计技术阻抗匹配是指负载阻抗与激励源内部阻抗互相适配,并且得到最大功率输出的一种工作状态。高速

    2018-12-11 19:48

  • 高速PCB设计

    区域。如果Tr≤2Tpd,信号落在问题区域。对于落在不确定区域及问题区域的信号,应该使用高速布线方法。(四)、什么是传输线 PCB板上的走线可等效为下图所示的串联和并

    2015-05-05 09:30

  • 高速pcb设计指南。

    高速PCB设计指南之(一~八 )目录2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布线2、PCB布局3、

    2012-07-13 16:18

  • 平行线和垂直线的导向工具

    结合国家电工(初级)考试最新大纲及电工(初级)考试真题汇总,有助于电工(初级)模拟考试题库考前练习。1、【判断题】()测量电流时,要根据电流大小选择适当量程的电流表,不能使电流大于电流表的最大量程。(√)2、【判断题】角尺是测量直角的量具,也是划平行线和垂直线的导向工具。()(×)...

    2021-09-02 08:13

  • 浅谈高速PCB设计

    在一般的非高速PCB设计中,我们都是认为电信号在导线上的传播是不需要时间的,就是一根理想的导线,这种情况在低速的情况下是成立的,但是在高速的情况下,我们就不能简单的认为其是一根理想的导线了,电信号

    2019-05-30 06:59