PCB板阻抗设计:阻抗线有无参考层阻抗如何变化?生产PCB时少转弯的
2023-04-10 17:03
本帖最后由 eehome 于 2013-1-5 10:00 编辑 针对PCB信号传输线阻抗不匹配所导致的产品辐射发射超标问题,采取了改变D-SUB、LVDS传输线
2012-03-31 14:26
PCB做板阻抗要求计算
2015-03-02 16:46
PCB设计中为什么特性阻抗线只有50欧姆和100欧姆两个值?并且那些走线需要特性阻抗控制?特性
2011-11-28 23:06
通道。 需要说明的是,在具体的PCB层叠设置时,要对以上原则进行灵活掌握和运用,根据实际单板的需求进行合理的分析,最终确定合适的层叠方案,切忌生搬硬套。 PCB设计走线的阻
2023-04-12 15:12
/4mil,我们输出的要求是DDR部分阻抗控制50+/- 10%,切换PCB厂家时经常会遇到厂家无法满足我们的阻抗控制要求
2018-06-22 01:59
需要阻抗匹配,这个阻抗匹配串联一个50欧姆的电阻?或者要求PCB制作厂家按50欧姆的阻抗
2015-05-02 17:26
为什么很多PCB传输线的阻抗都是50欧姆?最近搞电路分析,在很多地方看到PCB上的传输线特性
2018-11-27 09:33
影响PCB特性阻抗的因素:介质厚度H、铜的厚度T、走线的宽度W、走线的间距、叠层选取的材质的介电常数Er、阻焊的厚度。 一般来说,介质厚度、
2020-09-07 17:54
为什么要平行走线? 答:差分线通常采用平行走线设计,以提高抗干扰能力和保持阻抗连续性。这种设计保持两条线之间的耦合程度不变,确保
2024-06-11 10:21