PCB的书籍上经常说:不要平行走线、加大平行走线的间距,避免干扰。但是,大多数没有告诉我们受到干扰的机理和模型是什么。而
2013-11-30 14:54
画板子的时候,我因为经验较少,线间距不知道设多少合适:1.ACL和ACN若较长距离平行走线,间距需要多少?2.市电经AC~DC模块变成了24vDC和5vDC,这2个直流电源线间距需要多少,两个直流
2019-09-26 04:34
一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的串
2018-09-11 11:50
。两根线(也包括PCB的薄膜布线)独立的情况下,相互间应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所
2019-03-21 06:20
设计PCB电路时,如有很多靠近的平行走线,会对信号造成什么影响呢?
2023-04-10 15:52
。两根线(也包括PCB的薄膜布线)独立的情况下,相互间应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所
2018-11-29 14:29
?对串扰有一个量化的概念将会让我们的设计更加有把握。1.3W规则在PCB设计中为了减少线间串
2014-10-21 09:53
PCB长距离走线和短距离加个过孔走线哪种走线更合理?
2019-09-25 22:11
,同样对传输线2有 。 图1 双传输线系统中电容示意图在实际的电路PCB中,往往N多条传输线共存,如果要考虑所有传输线
2016-10-10 18:00
间走线。 相邻两层的信号层(无平面层隔离)走线方向应该垂直,尽量避免平行走线以减少层间的串
2018-09-11 15:07