过的办法如下:[size=14.285715103149414px]1、将焊盘变得很细,然后是用垂直分布命令,同样会重叠。[size=14.285715103149414px]2、将焊盘复制到PCB文件中
2015-03-06 17:32
在AD09的PCB绘制中,导入器件后,很多一样的器件重叠在一起,有什么方法能够比较快速的将其分开吗?
2016-03-18 20:04
有两个问题(1):在地层铺设了模拟地,在电源层上铺设了数字电源,不在同一层上,但是上下是重叠的,可以吗?(2):多层PCB有两个地层,模拟地和数字地不在同一层上可以上下是重叠的吗?
2023-04-10 14:45
嗨,我正在运行EMPro 2015.01,我在几个不同的模拟中遇到了同样的问题。它们都是FEM模拟,我得到以下错误:网格边界重叠,重叠三角形对可以在design_mesh_overlaps.sat
2018-09-18 16:00
`allegro做pcb板 先布线后铺铜 出现相同网络走线与铜皮的重叠 未合并 求解???`
2013-07-12 21:24
一个个的拖出来很慢,怎么能快速的展开这些重叠的元器件?
2018-09-01 10:50
一个个的拖出来很慢,怎么能快速的展开这些重叠的元器件?
2018-08-30 20:34
虚拟化的网络挑战是什么?什么是重叠网络?
2021-05-24 07:09
近期使用EasyEDA时发现丝印与焊盘重叠,如何移动丝印?请各路过来人不吝赐教,多谢!!!如下图的H1,左图是PCB图,右图是生成的效果图
2017-06-20 08:42
我根据 芯片的 datasheet提供的封装尺寸,用 AD 13 画了芯片的封装,但是 芯片的引脚的 top-solder 层相互重叠,如果PCB打样后,该芯片的引脚会相互短路吗,该芯片的封装图如下
2015-05-20 08:35