• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 解决PCB设计消除的办法

    PCB电路设计中有很多知识技巧,之前我们讲过高速PCB如何布局,以及电路板设计最常用的软件等问题,本文我们讲一下关于怎么解决PCB设计中消除

    2020-11-02 09:19

  • 综合布线测试的重要参数——

    大家简单的介绍一下这些参数。NEXT()是在发送测量来自其它线对泄漏过来的信号;由于受到衰减的影响,NEXT必

    2018-01-19 11:15

  • 高速电路信号完整性分析与设计—

    高速电路信号完整性分析与设计—是由电磁耦合引起的,布线距离过,导致彼此的电磁场相互影响

    2009-09-12 10:31

  • 不得不知道的EMC机理--

    是信号完整性中最基本的现象之一,在板上走线密度很高时的影响尤其严重。我们知道,线性无缘系统满足叠加定理,如果受害线上有信号的传输,

    2019-04-18 09:30

  • 针对PCB设计中由小间距QFN封装引入的抑制方法

    一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出

    2022-11-21 06:14

  • 信号在PCB走线中关于 , 奇偶模式的传输时延

    间耦合以及绕线方式等有关。随着PCB走线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB走线对信号时延的影响变的尤为重要。本文基于仿真分析DK,

    2015-01-05 11:02

  • 高速PCB设计准则——减少的措施

    做到负载匹配,通过减小反射的方法来减小串6.如果需要,可以进行自屏蔽7.关键信号线布在中间层(上下都是地平面);切中间层线与线的间隔要大于表层8.差分线一定要平行等长。9.走线要充分考虑回流路径,不要‘跨越’地平面

    2015-03-06 10:19

  • N2648A Wirescope Pro外来刺激器用户手册

    N2648A Wirescope Pro外来刺激器用户手册

    2019-10-24 17:16

  • 如何减少线缆设计中的

    最近在做一个项目时,我不得不对几组电子电线进行重新布线,让它们远离越野车的发电机,因为电容耦合产生的噪声可从发电机进入电线。这个项目让我想起了在通过电线、带状线缆或板对板连接器路由相互之间相邻信号时所遇到的类似情况。正如采用绝缘体隔离的任何其它导体一样,任何相邻布线的两条电线都会在其之间产生电容。根据所用的线规和绝缘体材料,大部分标准带状线缆及电线会在电线之间产生 10 至 50 pF/ft 的电容,如下图 1 所示。图 1. 带状线缆中相邻电线间的电容由于信号会相互干扰,两条信号线之间的电容会引起信号延迟、噪声耦合或瞬态电压。图 2 是电缆电容在通用双线开漏通信总线中引起大量瞬态电压的实例。右图是“开始”命令与左图前几个时钟脉冲的放大图。图 2. 带状线缆的电容耦合使用三英尺长的线缆路由两个相邻通信信号时,会出现图 2 中的结果…

    2022-11-23 07:51

  • 单个4输入IC在10MHz时提供超过90dB的抑制并可扩展

    DN79- 单个4输入IC在10MHz时提供超过90dB的抑制,并且可以扩展

    2019-08-14 12:46