• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 如何预防线长度引起的电磁场

    虽然通过增加线宽度可以减少20%的自感,但减少50%线的长度,减少50%的自感。相对而言,线宽度必须增加5倍,以减少50%的自感。

    2020-10-10 11:40

  • 详解电源和地之间的线电感

    其中W为线宽度,l为线长度,可以发现PCB线电感与敷铜厚度无关,

    2023-01-19 09:11

  • PCB线宽度会对信号产生什么影响

    在进行PCB布线时,经常会发生这样的情况:线通过某一区域时,由于该区域布线空间有限,不得不使用更细的线条,通过这一区域后,线条再恢复原来的宽度。线宽度变化会引起阻抗变化,因此发生反射,对

    2020-01-01 17:35

  • 详解PCB线与信号完整性问题

    现在但凡打开SoC原厂的PCB Layout Guide,都会提及到高速信号线的拐角角度问题,都会说高速信号不要以直角

    2023-04-03 16:29

  • PCB设计中的阻抗匹配与0欧电阻

    高频信号一般使用串行阻抗匹配。串行电阻的阻值为20~75Ω,阻值大小与信号频率成正比,与PCB线宽度和长度成反比。在嵌

    2023-09-12 17:32

  • PCB板上多长的线才是传输线?

    传输线的定义是有信号回流的信号线(由两条一定长度导线组成,一条是信号传播路径,另一条是信号返回路径),最常见的传输线也就

    2020-11-06 10:25

  • PCB信号完整性搞不定?教你高速信号跳过PCB线的方法

    每次串行数据速率提高,其都会暴露出掩盖在低速下的问题。许多这些问题是因为PCB线、过孔和连接器中发生损耗引起的信号完整性下降而造成的。

    2018-02-05 19:16

  • PCB设计EMI的高速信号线规则

    在高速的PCB设计中,时钟等关键的高速信号线,线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。

    2019-05-06 18:08

  • 高速信号PCB线屏蔽设计方案

    在高速的PCB设计中,时钟等关键的高速信号线,需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。

    2019-12-16 14:52

  • PCB 设计之Expedition 等长设置

    在当前的PCB 设计当中,对于线长度的要求越来越多。Expedition PCB 自动调线的功能强大。在PCB 的设计

    2018-05-15 10:49