本帖最后由 松山归人 于 2021-4-14 17:11 编辑 详情见附件。高压PCB设计:如何把控爬电距离和间隙距离?当我是本科生时,我做了很多电化学蚀刻。我把
2021-04-14 16:18
如下图,在Altium Designer 10中画PCB图,放置了一个“多边形平面”的覆铜,我想知道,怎样增大走线和覆铜之间的空隙?
2019-07-18 06:03
,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响。 因为应用场
2019-05-22 02:48
的问题发生。那么走线层的可制造性都有那些问题呢?走线层的线距、焊盘、铜皮的距离
2022-12-15 16:21
在PCB设计中,布线是完成产品设计的重要步骤,PCB走线的好坏直接影响整个系统的性能,布线在高速PCB设计中是至关重要的
2014-12-16 09:47
0.70mm。设置完成后焊接制作界面截图如下图所示。BGA焊盘设计(3)测量BGA引脚之间的间距为39.37mil(1.0mm),两个焊盘之间平行布线区域为19.2910mil。对角线之间的距离为
2020-07-06 15:58
摘要:安规距离要求部分抗干扰、EMC部分整体布局及走线部分热设计部分工艺处理部分安规距离要求部分包括电气间隙(空间距离)
2021-09-08 07:13
陶瓷高压电容器的脚距或螺距应该怎么设置才属于安全爬电距离呢?高压电容作为一种必不可少的保护元件,在电子产品以及通讯领域方面的应用比较多一些,而陶瓷高压电容则多见于变电领域。这种在今天的文章中
2016-01-26 15:04
很多人对于PCB走线的参考平面感到迷惑,经常有人问:对于内层走线,如果走
2014-11-17 10:07
PCB走线宽度、电流关系计算工具:PCB走线宽度、电流关系计算工具.zip (850.77 KB )
2019-10-09 01:16