如题,网络表没有任何错误,PCb中导入网络表后,所有封装都在,但是很多元件没有连线,检查了SCH原理图,连接没问题啊,交叉点也加了连接点,原理图检查了若干遍,可就是导入PCB
2013-01-17 14:46
我为了给pcb工程换一个名字,将原理图和pcb图复制到新建的pcb工程下,弄完之后进行连线检查,提示没有连线,请问这是怎
2019-09-03 01:22
PCB设置DRC规则检查是没有出现连线错误,还有新连线没有代替旧连线?不想直接推挤方式进行,只想直接忽略
2019-03-22 05:34
我为了给pcb工程换一个名字,将原理图和pcb图复制到新建的pcb工程下,弄完之后进行连线检查,提示没有连线,请问这是怎
2024-04-29 08:33
`原理图和pcb图已传,想问下N8和N9的2、3号引脚的电容能不能像PCB图里那样连?按自己理解应该是要将电容的BAT-AC信号分开连,不能图连线方便直接连在一起?`
2015-06-15 11:26
调用了一个CLF节点,所有参数的连线端均已连接,可还是出现“包含未连线或错误的接线端”,这是什么情况
2012-05-28 20:29
自己在摸索着学用AD10做PCB。做了一个51单片机+12864的sch。不知为什么在做pcb的时候,有些元件不连线或乱连线的。是在默认的状态。12864是选用sip2
2013-01-05 22:49
刚开始学习altium designer,遇到一些不明白的问题,,在芯电易买的pcb中的连线走好后,最后一定要铺地吗?铺地后不会造成信号线短路吗??更多0
2017-09-06 10:38
请问各位大神,(1)PCB的顶层和底层是怎么连线的?(2)常规的规则设置有哪些?比如线与焊盘的间距,线与过孔的间距等等问题(3)还有阻抗计算,阻抗计算可以得到各层板子的线宽吗?
2019-06-27 04:36
本帖最后由 鬼马男孩 于 2019-7-4 19:21 编辑 一直显示全局变量包含未连线或错误的连线端的问题,可能会有哪些原因导致,以及如何解决呢?谢谢各位老师!
2019-07-04 14:56