在进行PCB设计时,网络变压器下面会设置有route keepout区域,并对下方的地平面挖空,如下图所示:[url=][img=1,0][/img][/url]个人对
2019-02-16 18:15
有对晶振很了解的,一直有个疑问,layout的时候晶振下面到底要不要挖空,有的说挖空,有的不挖空。公司的很多项目我看也都没有挖空
2025-03-10 06:32
在音频分析领域,看老外的板子,使用运放AD797搭建电路作为ADC的前级驱动电路,PCB的接地层中,在AD797及其周围电路元器件下方,接地层部分被挖空;这跟接底层最好是完整的这一原则比较矛盾。不知道AD797下方的接地层被
2023-11-22 06:06
各位论坛的朋友,请问在Altium Designer 16中怎么实现PCB板框挖空啊?谢谢您的回答!
2016-10-10 17:07
我用的AD17,用place-solid Region花了一大块铜皮连接电源网络,直接覆盖了几个电容的焊盘,现在想把这些电容的焊盘做成热焊盘的样子,要不然焊接的时候散热太快,但是没有办法用keep out和pour cutout来做挖空区域。请教下熟练的兄弟有什么
2017-07-24 17:33
不小心把一块铜皮中间挖空了,怎么把挖空部分铜皮补回来
2019-06-26 22:41
贴片晶振的PCB layout需要注意哪些晶振相邻层挖空是如何控制寄生电容Cp的呢?为什么温度会影响晶振频率呢?
2021-02-26 07:43
某些运放手册上写的,为了降低寄生电容,将管腿下的平面层挖空;那么比如电源和地管腿下的平面层也需要挖空吗?
2018-08-07 06:44
电感下为啥要挖空GND
2019-04-18 05:41
层处过孔只有1个电源原则上不要用走线连接,走线必须加粗,地网络就近下孔。开关电源的动点(SW)尽量不要下孔,其余网络尽量原理动点,如果动点出有过孔,所有层信号都要避让开。电感下面不要走信号线,器件所在的那一面进行
2021-12-28 06:58