• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 电子销售终端 (EPOS) 支付终端参考设计

    描述电子销售终端 (EPOS) 支付终端需要经认证的引导、篡改检测、DDR 加密等功能。EPOS 参考设计利用一款可帮助客户满足 PCI-PTS 和 EMV 要求的处理器,加快推向市场的速度。该

    2018-10-10 09:37

  • 资料分享:关于PCB代工厂的制程能力,这些东西不为客户所知

    能力,都是PCB代工厂接单的最根本依据。——包括对于一些已经接入的高难度的订单,制程能力,都是最重要的生产参考依据。不过,对于PCB代工厂的制程能力,还是有一些东西,是不为客户所深知的。其一,制程能力

    2022-07-15 11:20

  • PCB工程师必备资料】华为精品_终端互连设计规范(共88页)

    PCB工程师必备资料】华为精品_终端互连设计规范(共88页)非常推荐的一份资料 希望大家能学有所获资料来源:网络

    2021-04-07 09:37

  • 终端节点的部署

    的数据融合元件。 IoT 终端节点的常见要求是小尺寸,因为这些器件通常被限制在很小的基底面内。 例如,当考虑可穿戴设备时,体积小和重量轻是获得客户认可的关键。  小封装 MCU 是控制体积受限型 IoT...

    2021-11-03 08:14

  • 行业移动定制终端

    行业移动定制终端 一、产品简介移动通讯服务平台由通讯主机和个人终端组成,主机作为全局数据的节点,掌控全网络用户授权,角色分配、安全管理及应用管理,个人手持终端作为通讯工具接入网络。通过定制的安卓

    2016-03-14 16:30

  • 高速PCB终端端接方式浅析

    在高速数字电路系统中,传输线上阻抗不匹配会造成信号反射,并出现过冲、下冲和振铃等信号畸变,而当传输线的时延TD大于信号上升时间RT的20%时,反射的影响就不能忽视了,不然将带来信号完整性问题。减小反射的方法为;根据传输线的特性阻抗在其驱动端串联电阻使源阻抗与传输线阻抗匹配,或者在接收端并联电阻使负载阻抗与传输线阻抗匹配,从而使源反射系数或者负载反射系数为零。常用的端接方式为:串联端接、简单的并联端接、戴维宁端接、RC网络端接和二极管端接等

    2019-06-03 07:58

  • 承接电路、PCB设计,PCB Layout !

    、Cadence、protel等。具体价格根据板子复杂程度另行商榷。急客户所急,想客户所想,提供优质的设计是我的服务宗旨!期待与您真诚合作!成都地区有想学PCB设计或对电路设计感兴趣的朋友,可以加我QQ/微信,望共同

    2015-05-16 19:16

  • 接电路设计,PCB设计,PCB Layout

    、Cadence、protel等。具体价格根据板子复杂程度另行商榷。急客户所急,想客户所想,提供优质的设计是我的服务宗旨!期待与您真诚合作!成都地区有想学PCB设计或对电路设计感兴趣的朋友,可以加我QQ/微信,望共同

    2015-05-16 19:18

  • ASCII视频终端的设计

    描述Geoff Graham 于 2014 年发布了一款廉价的视频终端设计。修订版 2.0 更正了 RS232 驱动程序的问题。修订版 1.1 板将需要单条迹线切割并添加 220K 电阻。不幸

    2022-08-05 07:57

  • Finder打开终端的步骤

    在Finder中打开终端

    2019-09-03 12:39