• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PCB的安全间距如何设计?

    PCB设计中有诸多需要考虑到安全间距的地方。在此,暂且归为两类:一类为电气相关安全间距,一类为非电气相关安全间距。 电气相关安全

    2020-08-07 07:41

  • Cadence 166 Allegro中设置多层板的每一层差分信号线宽和线间距的步骤

    简单地说,从PCB板厂拿到各层的Thickness参数(或许介电常数也可以提供)后,利用Si9000设定好差分阻抗100Ω,计算出合适的差分线宽和线间距

    2019-06-04 06:17

  • AD18中PCB布线时网络间距边界的打开与关闭

    Altium Designer 18 PCB布线时网络间距边界的打开与关闭如图,在PCB布线时,软件可以显示网络的间距边界。那么如何打开该边界线呢?方法:打开优选项,在

    2019-07-10 07:26

  • PCB设计:元件之间的摆放布局间距

    这是贴片类元器件的布局摆放间距要求,这个间距主要是考虑到良率 和机器的精度能力。 主要考虑以下几点:1) 贴片类元器件之间的布局摆放间距2) 钢网开口所需的空间3) 检查维修的需要4) 机器能识别

    2018-10-06 10:04

  • PCB设计--处理布线密度

    的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。 要注意以下几个的地方:1.控制走线特性阻抗的连续与匹配。2.走线间距的大小。一般常看到的间距为两倍线宽

    2012-03-03 12:39

  • 一波资料来袭: 在PCB下设定不同的铺铜区域安全间距及切铜

    如何在PCB下设定不同的铺铜区域安全间距及切铜

    2015-01-06 15:52

  • 针对PCB设计中由小间距QFN封装引入串扰的抑制方法

    一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出

    2022-11-21 06:14

  • 从原理图到PCB的设计流程

    一、 从原理图到PCB的设计流程建立元件参数-》输入原理网表-》设计参数设置-》手工布局-》手工布线-》验证设计-》复查-》CAM输出。二、 参数设置相邻导线间距必须能满足电气安全要求,而且为了便于

    2021-12-31 08:31

  • PCB布线设计小原则

    .地线比信号线粗. 2: 线间距:当为1.5MM(约为60MIL)时,线间绝缘电阻大于20M欧,线间最大耐压可达300V, 当线

    2012-08-03 21:59

  • PCB设计的3W规则你了解吗

    PCB设计中的3W规则主要是为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰, 称为3W规则。 如要达到98%的电场不

    2019-05-21 09:40