它是一款计算PCB线宽线长过孔铜厚/电流工具,此款工具可根据用户的持续电流、铜厚、PCB线的温升系数、环境温度、走线长度,便可以准确地计算出所需要的
2019-05-28 07:07
或者只有直流份量,如图1所示。如果差分线的正负传输线长度不等,造成传输时间不一致,实际上就是信号在时间轴上的不对称,在终端负载电阻上就能观察到图2所示的波形。显然此时的正负波形不能严格对称,差分电路中
2020-11-04 09:40
就是一个问题了。可以从图1.16来近似地计算导线的电阻值和温升。电阻值和温度也可由下式来进行计算: R=0.000227W 式中,R是每英寸导线长的电
2012-09-13 19:45
描述学生用光敏电阻点亮 LED 的 PCB
2022-06-24 07:32
如何控制PCB走线的直流电阻?
2019-07-19 14:32
上篇文章我们用仿真实例向大家展示了DDR中地址相对于时钟的建立时间与保持时间。那么数据信号相对于DQS又是什么样的关系呢?我们知道,DDR和普通的SDRAM相比起来,读取速率为普通SDRAM的两倍,这个要怎么理解?原来SDRAM在写入或者读取数据的时候是靠上升沿或者下降沿来触发的,请注意,这里仅仅是上升沿或者下降沿,并不是上升沿和下降沿同时有效。如果时钟频率是800MHz,那么对应的数据率就为800Mbps。但是DDR的数据信号却是双倍速率的,如果DQS频率为800MHz,那么数据信号的速率就应该为1600Mbps。下面将通过具体的仿真实例来看一下。有兴趣的朋友可戳附件下载。
2016-11-08 16:59
TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。论坛|PCB设计论坛|SI仿真技术论坛3 O% ^* C4 ~9 ]8 L
2014-11-17 10:24
我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定。下图为信号
2015-05-05 09:30
不知道为什么,我原来用的自带的元件库画的电阻电容,在画新建的PCB时,一更新到PCB就会显示电阻电容的封装找不到,而且在原理图中它们的库信息也不显示了,但是自建的库中的
2015-04-06 08:43
传输线效应发生的前提条件,但是如何得知线延时是否大于1/2驱动端的信号上升时间? 一般地,信号上升时间的典型值可通过器件手册给出,而信号的传播时间在PCB设计中由实际布线长度决定。下图为信号上升时间
2014-11-19 11:10