等长是PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号要等长。什么时候需要做等长,
2014-12-01 11:00
PADS等长走线教程
2013-04-27 23:34
本帖最后由 宋一锋 于 2016-11-25 17:53 编辑 PADS等长走线教程
2016-11-18 15:06
的那一根做为基准,把它尽量的布短一点。三. 走蛇行线等长按 T ,R 键,单击一根走线,再按 TAB 键,设置一下先1. 选中 在右边的网络中,选中一根你想要长度的网络,一般选最长的那根也就是说,以后
2013-01-12 15:18
2、滤波电感。对一些重要信号,如 INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形走线的线距>
2019-05-22 02:48
如图所示,以ARM,DSP等SOC为核心的电子系统中,经常存在两片或者以上的DDR/DDRII SDRAM。考虑到DDR/DDRII SDRAM的运行频率一般都比较高,在做PCB layout的时候
2019-07-18 07:17
PCB设计者必看,18种特殊走线的画法与技巧01PCB设计者必看,AD布蛇形线方法Tool里选Interactive length tuning要先布好
2020-06-24 08:03
本帖最后由 xiaokangkp 于 2013-12-22 14:49 编辑 讲解蛇行等长布线的具体操作步骤 顺便分享一下不同走线的区别
2013-12-22 14:42
添加类:做等长处理的往往是多根线,需要将多根线归成一类,设置netclass方法如下:在原理图中:Place-directives-BlanketPlace-directives-NetClass标记结果如下:仅作参
2019-05-24 08:57
能力强、能有效抑制EMI、时序定位精确。 对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过Layout的人都会了解差分走线
2014-12-16 09:47