• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 电源抑制是如何去定义

    {cc}ΔVcc​,输入失调电压变化ΔVos\Delta V_{os}ΔVos​,定义电源抑制PSRR=20lg⁡(ΔVcc/ΔVos)PSRR = 20\lg (\Delta V_{cc}/\Delt...

    2021-12-27 06:07

  • 电源抑制是如何去定义

    电源抑制电源抑制(Power Supply Rejection Ratio):把电源的输入与输出看作独立的信号源,输入与输出的纹波比值即是PSRR,通常用对数形式表示,单位是dB。  PSRR=20log{[ripple(in)/...

    2021-12-31 07:03

  • SSOPSO的封装怎样

    前言PCB打样回来,手工焊接到MAX3485ESA时,发现芯片封装大好多。去看芯片datasheet, 封装是SO8, SO含义是 “SMALL OUTLINE”去看自己的PCB,看到我用的封装

    2021-07-29 06:13

  • PCB打样过程中为何四层板三层板更为常见?

    随着科技日新月异的发展,PCB也不断的提升技术水平,从单双面到多层板的进阶。但是我有个疑问,打样过程中为何四层板三层板更为常见?到底怎么回事呢?

    2020-11-03 09:19

  • 共模抑制和电源抑制区别

    读论文analysis of switched-capacitor commom-mode feedback circuit1.与单端输出相比,全差分电路有更好的共模抑制和电源抑制。2.共模环路

    2021-10-29 07:10

  • 共模抑制CMRR与电源抑制PSRR相关介绍

    共模抑制(CMRR:comon-mode-rejection-ratio)和电源抑制(PSRR:power-supply-rejection-ratio)是运放性能的重要指标,关于他们的具体仿真

    2021-12-27 07:24

  • 详解AD中PCB各层定义

    1、TOP LAYER(顶层布线层):设计为顶层铜箔走线。如为单面板则没有该层。2、BOMTTOM LAYER(底层布线层):设计为底层铜箔走线。

    2019-07-05 08:28

  • 详解驻波

    驻波全称为电压驻波,又名VSWR和SWR,为英文Voltage Standing Wave Ratio的简写。

    2019-05-31 06:27

  • 弹簧天线驻波测试和PCB板接收灵敏度测试笔记

    开来。二 弹簧天线驻波测试1 断开线路与天线的连接,同时拿一条闭路线焊接到天线处。2 打开网络分析仪,进行以下设置:start:stop:1GHZCAL->CALMEN->1POINTS

    2015-02-03 14:47

  • ***99还好

    我用***有好几年了;感觉到99还好用的

    2012-10-25 00:18