• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PCB 设计之Expedition 等长设置

    在当前的PCB 设计当中,对于走线长度的要求越来越多。Expedition PCB 自动调线的功能强大。在PCB 的设计当中若能最大限度地使用Expedition

    2018-05-15 10:49

  • 以太网布线的分对等长规则

    分线,千兆模式下是4对分线。在部分PHY芯片的Datasheet或者应用手册中会给出MII/RMM/GMII/RGMII接口,MDI接口的等长规则,但是很少有厂家提到以太网变压器与RJ45之间的分对

    2019-05-26 09:38

  • 做内层PCB设计需要了解那些内容布局布线和绕等长技术你了解吗

    经常画高速板的同学都知道,10个高速板有9个要绕等长,而且内存出现的频率尤其频繁,整的现在画板子不绕两下都有点不习惯。好在上期给大家介绍了几种快的不能再快的绕等长的方法,用allegro绕等长还是非常任性的。看看下图

    2018-11-11 10:55

  • PCB设计中如何实现等长走线

    PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行

    2020-11-22 11:54

  • Allegro中关于绕等长的自动功能

    有了单线的自动等长,那就肯定不会放过板上随处可见的分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的分线也就跟着越来越多,对内

    2018-10-19 15:33

  • 三个步骤,PCB设计信号等长分析

    但是我们做设计时有时发现DDR器件等长没有做,其成品也可正常运行,并没产生影响,原因一般是系统软件对此信号做了延时处理,软件上做了时序控制。对于带状线来说,每1ps延时对应的走线长度是6mil左右,所以一般信号组长度

    2019-03-19 17:30

  • 等长的命令和技巧

    上述并行总线等长布线的概念。但因为这些串行信号都采用分信号,为了保证分信号的信号质量,对分信号对的布线一般会要求等长

    2018-11-29 15:34

  • Altium Designer软件是怎样设置等长误差的呢

    在DDR的设计中,需要对数据线及地址线进行分组及等长来满足时序匹配,通常DDR的数据线之间的长度误差需要保证在50mil以内,地址线的长度误差需要保证在100mil以内。

    2022-11-02 09:25

  • 等长更快的操作方法

    从早期的15.x版本到如今依然运用广泛的16.5版本,不管是分对内还是组间,绕等长的命令只有一个Delay Tune可以用,不过就这一个命令从速度上来讲依然比其他软件要快。

    2018-07-20 15:27

  • 脉冲信号长线传输的传输特性及原理解析

    一般情况下脉冲信号的边沿谐波频率高于自身频率,其快速变化的上升/下降沿会导致信号在传输过程中出现非预期的结果。由高速电路设计理论定义可知,如果脉冲信号传输长度大于信号上升或下降沿时间对应有效长度的1

    2019-02-13 15:04