满足要求,降低PCB设计复杂度。只要清楚PCB板上走线延时,表层走线大约140ps/inch,内层走线大约166ps/inch,再根据芯片运行速度和信号上升时间保持时间,推算出具体
2014-12-01 11:00
Altium Designer 蛇行 等长 布线 技巧一. 设置需要等长的网络组点击主菜单 Design-->Classes,在弹出的窗口中单击 Net Classes,并右键,点 Add
2013-01-12 15:18
时钟线要求 时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间电容性耦合。避免时钟之间、与信号之间
2021-07-28 07:49
本帖最后由 xiaokangkp 于 2013-12-22 14:49 编辑 讲解蛇行等长布线的具体操作步骤 顺便分享一下不同走线的区别
2013-12-22 14:42
Altium+Designer6+蛇行等长布线
2012-08-20 23:54
本帖最后由 zhihuizhou 于 2011-11-18 14:53 编辑 Altium Designer10.x 软件更新速度很快,以前一直用99SE,没想到AD的功能越来越强大了,在操作方面做了很大改进,特别是在布等长线时,蛇行线的布线那是太容易了。
2011-11-18 14:53
高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)(2)
2017-01-23 16:04
添加类:做等长处理的往往是多根线,需要将多根线归成一类,设置netclass方法如下:在原理图中:Place-directives-BlanketPlace-directives-NetClass标记结果如下:仅作参考,比如将电源归位电源类
2019-05-24 08:57
前言完整具有实际使用价值的PCB是需要符合相应的PCB规则的,这些规则就是设计要求。如果我们在设计PCB时没有按照这些设计要求
2021-11-11 07:11
题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确
2015-01-05 14:26