,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在PCB上的传输延迟的差异
2020-10-24 09:29
蛇行等长线布线方法
2017-10-13 09:45
Altium_Designer6_蛇行等长布线
2017-10-18 14:25
Altium Designer6蛇行等长布线
2017-11-01 11:04
类为新建类名 3.在Tools中选择Eualize Net Lengths(等长节点)命令,修改需要的等长布线的样式和尺寸(可选圆角) 4.调整等长时,点击Intera
2018-05-22 10:45
AD_等长线布线方法与查看方式,详细软件操作
2015-12-11 17:00
等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异。至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数据发送方将时钟
2019-04-26 15:27
本期讲解的是高速PCB设计中DDR布线要求及绕等长要求。布线要求数据信号组:以地平面为参考,给信号回路提供完整的地平面。特征阻抗控制在50~60 Ω。线宽要求参考实施细
2017-10-16 15:30
AltiumDesigner等长布线操作 我为大家介绍 等长布线,”等长走线“简单的理解就是让指定网络的走线”长度“一样
2018-03-09 09:54
Bus/总线布线时如何做到等长 Bus走线模式是在13.6版本中可以实现的模式,现在14.x以及15.0都已
2009-09-28 12:45