• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PCB设计中如何实现等长走线

    PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行

    2020-11-22 11:54

  • 三个步骤,PCB设计信号等长分析

    但是我们做设计时有时发现DDR器件等长没有做,其成品也可正常运行,并没产生影响,原因一般是系统软件对此信号做了延时处理,软件上做了时序控制。对于带状线来说,每1ps延时对应的走线长度是6mil左右,所以一般信号组长度

    2019-03-19 17:30

  • 做内层PCB设计需要了解那些内容布局布线和绕等长技术你了解吗

    经常画高速板的同学都知道,10个高速板有9个要绕等长,而且内存出现的频率尤其频繁,整的现在画板子不绕两下都有点不习惯。好在上期给大家介绍了几种快的不能再快的绕等长的方法,用allegro绕

    2018-11-11 10:55

  • 等长的命令和技巧

    上述并行总线等长布线的概念。但因为这些串行信号都采用差分信号,为了保证差分信号信号质量,对差分

    2018-11-29 15:34

  • PCB 设计之Expedition 等长设置

    在当前的PCB 设计当中,对于走线长度的要求越来越多。Expedition PCB 自动调线的功能强大。在PCB 的设计当中若能最大限度地使用Expedition PCB

    2018-05-15 10:49

  • Allegro中关于绕等长的自动功能

    有了单线的自动等长,那就肯定不会放过板上随处可见的差分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的差分线也就跟着越来越多,对内等长的工作量自然就加大了。但是自从有了绕线新功能,就再也不担心绕

    2018-10-19 15:33

  • 高速PCB设计中高速信号与高速PCB设计须知

    GHz速率级别的信号算高速? 传统的SI理论对于高速信号有经典的定义。 SI:Signal Integrity ,即信号完整性。 SI理论对于PCB互连线路的

    2019-11-05 11:27

  • PCB设计者应如何考虑信号电平与工作频率

    PCB设计者对于一个电路原理图,首先应当知道其信号电流的流向。不过这个问题很简单,根据国际惯例,输入端都位于电路原理图的左侧,输出端都位于电路原理图的右侧,一目了然。

    2019-03-23 09:15

  • 通信信号频率测量原理解析

    通信信号的频域参数包括载波频率,带宽、码元速率、扩频/跳频速率等。通信信号的载波频率是通信信号的基本和重要特征,它相对稳

    2023-10-19 10:21

  • 函数信号发生器怎么调频率

    函数信号发生器是一种常用的电子测试设备,它能够产生各种波形、频率和幅度的信号,广泛应用于科研、教学、生产和维修等领域。在使用函数信号发生器时,调整

    2024-05-20 18:23