在项目中曾经把一个芯片的2个引脚画反了,导致最后制版出来后不得不跳线,这样就很难看了。 所以,检查与原理图前一定要从芯片的封装入手,坚决把错误的封装扼杀在摇篮中!2. 使用protel
2019-07-04 09:20
本帖最后由 郑振宇altium 于 2019-11-19 14:43 编辑 我们在设计完原理图后到设计PCB之前,我们可以利用软件自带的ERC功能对一些常规的电气性能进行检查,可以去避免一些
2019-11-19 14:41
浅谈原理图和PCB图的常见错误
2012-08-12 13:04
原理图和PCB常见错误
2013-12-25 15:44
altium designer 为什么不检查原理图电气错误。。。明明有两个电阻同名可是就是不报告错误的,,我没有放大叉。。。。就是不
2012-09-12 16:27
原理图检测没有问题都通过。然后更新PCB,出现如图的错误。但是没有指出受影响的对象是什么。。。请问这个错误是什么错误,如
2020-11-03 22:40
这是我画的原理图这是我自己写的驱动模块这是将原理图设计成PCB时候出现的错误我看不懂错误是什么,希望高手能够告诉下。最好
2015-04-21 08:02
在使用cadence设计原理图时,有时会出现一些连线错误,如单网络,信号互连错误等等,业界有没有专业的针对cadence的检查工具,能够设置一些条件,将
2015-02-09 15:58
这是原理图这是模块这是原理图转化为PCB出现的问题希望有人能够告诉我下,怎么看懂错误,还能告诉我下怎么解决。谢谢
2015-04-21 08:17
在设计完原理图之后、设计PCB之前,工程师可以利用软件自带的ERC功能对常规的一些电气性能进行检查,避免一些常规性错误和查漏补缺,以及为正确完整地导入
2021-08-26 14:06