• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 高速数字PCB的等线设计思路

    线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。高速数字PCB的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读

    2019-05-21 07:14

  • PCB蛇形走线有什么作用

    PCB蛇形走线有什么作用PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,麦|斯|艾|姆|P|CB样

    2013-08-29 15:43

  • 去耦电容PCB设计中的应用

    去耦电容PCB设计中的应用在设计中应充分考虑电磁兼容方面的问题,合理地使用去耦电容

    2009-12-09 14:08

  • pcb蛇形走线

    ;=2倍的线宽。PCI上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈

    2019-05-22 02:48

  • 去藕电容PCB设计中的应用

    去藕电容PCB设计中的应用摘要:着重研究的是数字信号在跨越割裂大地的印制线上传输的问题计算过程中采用方法对此问题的电磁场分布进行了模拟并第一次定量地分析了数字信号在传输过程中所发生的变化

    2009-05-16 21:34

  • PCB设计之电容

    (库仑)与它的电位V(伏特,相对于大地)成正比,即有, 所以C就是该导体的PCB设计之电容量。PCB设计之电容的单位是法拉(F)。在两块平行的金属

    2019-08-13 10:49

  • pcb四层设计要求及项目分享

    `1、PCB板子设计不存在生产之后不能用的风险(烧、开路、短路)2、PCB布局满足装配的要求,不出现器件干涉、不出现接插件反接的情况3、PCB布局满足模块化布局要求,

    2019-11-07 19:17

  • 高速PCB设计电容的应用

    高速PCB设计电容的应用采集

    2014-10-24 11:19

  • 我的PCB线经验归纳

    宽,距电源/地越近,或隔离层的介电常数越高,特征阻抗就越小。 11、PCB上的走线可等效为串联和并联的电容、电阻和电感结构。串联电阻的典型值0.25-0.55 ohm

    2014-12-16 09:47

  • PCB设计中的时钟线和布线规则

    一、时钟线要求 (1)时钟驱动器布局在PCB中心而非电路外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间

    2019-05-21 09:34