那么多再有就是有的电路中,分有好多“地”,比如数字地,模拟地,机箱地,不太理解而且用电器外壳,哪怕看上去是金属材质做的,都是对外绝缘的,如何把内部带有电路板的用电器外壳绝缘
2018-07-10 08:26
PCB板蛇形走线有什么作用PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,麦|斯|艾|姆|P|CB样
2013-08-29 15:43
请教一下各位pcb板上电源部分布局和走线的有哪些要点哦,可以把主板电源做纹波和噪声尽可能的小,最好能提供一下实物的参考layout
2014-10-24 15:08
时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。 高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期
2020-07-14 18:02
时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。 高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟
2018-08-30 10:14
PCB单面电路板是中间一层介质,两面都是走线层。多层板就是多层走线层,每两层之间是介质层,介质层可以做的很薄。多层电路
2019-10-08 14:27
时钟线,通常它?需经过任何其它逻辑处?,因而其延时会小于其它相关信号。 高速数字PCB板的等线长是为?使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期
2018-09-20 11:05
线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读
2017-11-22 20:04
松了一口气。虽然我不能阻止研究生从McGyvering我们的高压产品,但我确实知道有板级保护和绝缘安全。 什么时候安全需要特定的间距规则?并非每个PCB设计都有与高压PCB
2021-04-14 16:18
PCB板阻抗设计:阻抗线有无参考层阻抗如何变化?生产PCB时少转弯的阻抗线的阻抗更容易控制稳定性?
2023-04-10 17:03