上的传播速度为166ps/inch,则波长为47.9英寸。电容去耦半径为47.9/50=0.958英寸,大约等于2.4厘米。 本例中的
2018-09-17 17:40
1.6nH,那么其安装后的谐振频率为125.8MHz,谐振周期为7.95ps。假设信号在电路板上的传播速度为166ps/inch,则波长为47.9英寸。电容去
2018-09-12 10:46
。假设信号在电路板上的传播速度为166ps/inch,则波长为47.9英寸。电容去耦半径为47.9/50=0.958英寸
2019-09-06 18:13
2.4厘米。不同的电容,谐振频率不同,去耦半径也不同。对于大电容,因为其谐振频率很低,对应的波长非常长,因而去耦半径很大
2018-08-28 14:41
去耦电容在PCB板设计中的应用在板设计中应充分考虑电磁兼容方面的问题,合
2009-12-09 14:08
想为cyclone V 系列的5CEFA7F27这款FPGA设计去耦电容电路,但是不知道该如何下手。参考了altera公司的一块开发
2016-07-09 10:11
对于电容的安装,首先要提到的就是安装距离。容值最小的电容,有最高的谐振频率,去耦半径最小,因此放在最靠近芯片的位置。容值稍大些的可以距离稍远,最外层放置容值最大的。但是
2018-09-18 15:56
`各位大神,请问FPGA去耦电容如何布局、布线?1.根据文档,一般去耦
2017-08-22 14:57
。对于小电容,因去耦半径很小,应尽可能的靠近需要去耦的芯片,这正是大多数资料上都会反复强调的,小
2023-04-11 16:26
电容在高速 PCB 设计中起着重要的作用,通常也是 PCB 上用得最多的器件。在 PCB 中,
2023-04-20 10:32