• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • AD设计pcb时候间隙问题

    想请教下各位工程师:在pcb设计时候,强电部分导线与导线之间的间隙 焊盘与焊盘之间的间隙应该分别在多少以上,如果是弱电部分的话 又分别控制在多少间隙。这边考虑的是

    2016-08-20 10:18

  • PCB电气间隙和走线宽度要求

    普遍接受的印刷电路的标准,讲清楚这两个问题。   01   PCB的电气间隙   安规距离要求在不同产品对应的安规标准中有明确规定,不在本文范围。   PCB的电气

    2023-05-06 10:55

  • PCB热设计之x和z间隙对Tj的影响

    不可避免地影响安装在PCB的MOSFET器件的温度。  为了研究PCB周围空气间隙的影响,我们重新操作了之前的模型,但是这次的x和z

    2023-04-21 15:00

  • 参数约束编辑器助力PCB布局布线

    阻抗、长度及间隙等方面受到一些约束PCB设计人员一般先对这些走线进行手工布线,然后再用软件对整个电路作大规模自动布线。如今的PCB

    2018-09-10 16:37

  • 高压PCB设计:如何把控爬电距离和间隙距离?

    本帖最后由 松山归人 于 2021-4-14 17:11 编辑 详情见附件。高压PCB设计:如何把控爬电距离和间隙距离?当我是本科生时,我做了很多电化学蚀刻。我把它放在我的简历多年,因为采访

    2021-04-14 16:18

  • 为什么不中PCB的对象?

    经常看到讨论区有小伙伴问,为什么我无法选中PCB的器件啊?不管是点选,还是框选,都完全没有效果!是不是我们版本有bug? 其实不然,不中对象大概率的原因是因为器件被锁定。如下图就是一个封装

    2023-05-25 10:55

  • Cadence Allegro平台先进的约束驱动PCB流程和布线能力

      Cadence设计系统公司发布了Cadence Allegro系统互连设计平台针对印刷电路PCB)设计进行的全新产品和技术增强。改进后的平台为约束驱动设计提供了重要的新功能,向IC、封装和

    2018-11-23 17:02

  • 如何确定PCB Layout爬电距离、电气间隙

    如何确定PCB Layout爬电距离、电气间隙

    2021-04-26 07:02

  • ALLEGRO画PCB约束线宽:线间距时DRC PIN检查STM芯片PP错误是什么情况

    ALLEGRO画PCB约束线宽,线间距时出现STM32部分引脚DRC(PP)错误,关闭DRC PIN检查,错误消失,求大神指导,新人刚刚学习!!!

    2018-08-14 16:57

  • 当固定约束规则无法满足PCB设计需求,你应该怎么办?

    ),通常是指在阻抗、长度及间隙等方面受到一些约束PCB 设计人员一般先对这些走线进行手工布线,然后再用软件对整个电路作大规模自动布线。如今的 PCB

    2019-10-30 08:00