pcb布线加粗时(由10mil加粗到20mil),结果会出现错误,线上会显示断开,我检查了网络都没问题,而且各个引脚也没有因为线变粗而受到影响。
2014-11-10 12:01
(但这会在底层的接地层中引入孔,正好位于信号走线下方,使得返回路径的环路更大)任何建议?将VCC布线在底层芯片下面是否可以?这会让我在快速信号下离开地面。顶层怎么样?(这需要从一侧连接到引脚的电源轨道
2018-08-17 21:44
最近在捣鼓一个mpu9250 ,应为要PCB是直径6mm的板子,所以空间小,走线的时候无法走。所以就在想利用NC脚布线。上图是NC脚的datasheet,我想问下。这句英文如何理解。而我的板子中将2
2019-03-20 06:35
如何让PCB板上的阻抗越小?是线路越宽线的路径越短阻抗越小吗?
2023-04-12 15:30
`我所在的公司是一家解密 抄板 生产型的公司,公司打样回来的PCB,我想修改走线,把排容修改为贴片电容,但是打样回来的PCB,我怎么也删除不了他原来的走线,气死我了,
2013-08-24 17:24
PCB布线,尽量让没跟信号线都有最小的回流路径,这是书上说的,但是电源的回路貌似我还明白些,信号线都是在IC直接接的,怎么看回路啊,是要考虑芯片内部电路?比如STM32
2019-07-10 04:37
如图一所示,是根据封装向导生成的WONF,40引脚的封装,但当放到PCB原理图中进行连线时,电源引脚(VCC和GND)均显示短路标志,不能进行连线。而其他引脚可以进行连线。图一中的焊盘41中的是过孔
2017-08-15 11:17
比如:我用AD画PCB,4层板,顶和底层为信号层,中间两侧分别是GND和VCC。假如,现在我有一个元器件的引脚是要接电源层。PCB板上的空都是过孔。我怎么才能把这个引脚设置到电源层呢? 是双击引脚修改属性layer
2015-08-16 22:58
这是练习用的原理图,我已经在图中把VCC和GND走线宽度分别设置为30mil但是Design/update pcb后,自动布线,VCC和GND的走线却无变化,没有加粗,
2016-01-05 00:35
`如图,是一个设备的原理验证电路,所以有一些跨线电阻;原理图分别是type-c接线,tp5400充放一体锂电池芯片,实际线路,引脚积热碳化情况;实测是pcb引脚下方积热,引起碳化,拆掉的type-c
2021-06-13 13:53