本帖最后由 cooldog123pp 于 2019-8-10 22:52 编辑 版本一: 简单说来,可以这样理解: 一、解释 :VCC:C=circuit 表示电路的意思, 即接入电路的电压
2016-07-29 09:00
如何让PCB的EMC效果最优?PCB的EMC设计考虑中,首先涉及的便是层的设置;单板的层数由电源、地的层数和信号层数组成;在产品的EMC设计中,除了元器件的选择和电路设计之外,良好的
2020-03-27 15:47
保持等间距比匹配线长更重要。PCB差分走线的设计中最重要的规则就是匹配线长,其它的规则都可以根据 设计要求和实际应用进行灵活处理。 误区三:认为差分走线一定要靠的很近。让
2014-12-16 09:47
很多人对于PCB走线的参考平面感到迷惑,经常有人问:对于内层走线,如果走线一侧是VCC,另一侧是GND,那么哪个是参考平
2014-11-17 10:07
很多人都觉得PCB layout的工作是很枯燥无聊的,每天对着板子成千上万条走线,各种各样的封装,重复着拉线的工作。但是设计人员要在各种设计规则之间做取舍,兼顾性能,成本,工艺等各个方面,又要
2015-11-05 17:45
;=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等
2019-05-22 02:48
PCB Layout中的走线策略布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Lay
2009-08-20 20:58
PCB布线的直角走线、差分走线和蛇形线基础理论
2015-05-21 11:48
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout 得以实现并验证,由此可见,布线在高速 PCB 设计中
2015-01-12 14:53
一、时钟线要求 (1)时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间电容性耦合。 (2)避免时钟
2019-05-21 09:34