• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 如何使用参数化约束进行PCB设计?

    如何使用参数化约束进行PCB设计?

    2021-04-27 06:42

  • Cadence Allegro平台先进的约束驱动PCB流程和布线能力

      Cadence设计系统公司发布了Cadence Allegro系统互连设计平台针对印刷电路板(PCB)设计进行的全新产品和技术增强。改进后的平台为约束驱动设计提供了重要的新功能,向IC、封装和板

    2018-11-23 17:02

  • 参数约束编辑器助力PCB布局布线

      如今PCB设计考虑的因素越来越复杂,如时钟、串扰、阻抗、检测、制造工艺等等,这经常使得设计人员要重复进行大量的布局布线、验证以及维护等工作。参数约束编辑器能将这些参数编到公式中,协助设计人员在

    2018-09-10 16:37

  • PADS约束管理使用指南

    PADS 拥有功能强大且简单易用的约束管理系统,适用于创建、评审和验证 PCB 设计约束

    2019-09-16 08:10

  • 《EDA工具手册》约束管理器分册

    中修改约束456.3在约束管理器中修改约束466.4在约束管理器中删除约束466.5在原理图中重新命名网络47第7章在原

    2017-11-10 12:30

  • 高速PCB设计软件allegro16.6版本约束管理界面讲解

    cadence约束管理器在PCB设计规则设置中是必不可少的,它也称为DRC检查规则,用来确定电路板的走线规则是否符合PCB设计要求。本节主要是给大家介绍约束管理器的6个

    2016-12-21 10:20

  • 当固定约束规则无法满足PCB设计需求,你应该怎么办?

    如今 PCB 设计考虑的因素越来越复杂,如时钟、串扰、阻抗、检测、制造工艺等等,这经常使得设计人员要重复进行大量的布局布线、验证以及维护等工作。参数约束编辑器能将这些参数编到公式中,协助设计人员在

    2019-10-30 08:00

  • Cadence 17.4支持约束规则的双向设置及同步

    问题,在17.4的版本,OrCADCapture直接可以调用Constraintmanager约束管理,在电路设计的过程中就可以直接进行约束规则的设置,直接将设置号的规则同步到Allegro PCB文件里面

    2020-07-06 15:00

  • FPGA时序约束的几种方法

    (InputDelay、OutputDelay)、上下拉电阻、驱动电流强度等。加入I/O约束后的时序约束,才是完整的时序约束。FPGA作为PCB上的一个器件,是整个

    2017-12-27 09:15

  • FPGA时序约束的几种方法

    的时序约束。FPGA作为PCB上的一个器件,是整个PCB系统时序收敛的一部分。FPGA作为PCB设计的一部分,是需要PCB

    2016-06-02 15:54