• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 平行线和垂直线的导向工具

    结合国家电工(初级)考试最新大纲及电工(初级)考试真题汇总,有助于电工(初级)模拟考试题库考前练习。1、【判断题】()测量电流时,要根据电流大小选择适当量程的电流表,不能使电流大于电流表的最大量程。(√)2、【判断题】角尺是测量直角的量具,也是划平行线和垂直线的导向工具。()(×)...

    2021-09-02 08:13

  • 给硬件初学者:平行线串扰

    PCB的书籍上经常说:不要平行线、加大平行线的间距,避免干扰。但是,大多数没有告诉我们受到干扰的机理和模型是什么。而

    2013-11-30 14:54

  • 我的PCB线经验归纳

    PCB线几点经验 1、输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离;两相邻层的布线要互相垂直,平行容易产生寄生耦合。 2、地线>电源

    2014-12-16 09:47

  • PCB设计之电容

    (库仑)与它的电位V(伏特,相对于大地)成正比,即有, 所以C就是该导体的PCB设计之电容量。PCB设计之电容的单位是法拉(F)。在两块

    2019-08-13 10:49

  • PCB LAYOUT 中的直角走线、差分走线和蛇形线

    的测量误差。总的说来,直角走线并不是想象中的那么可怕。至少在GHz以下的应用中,其产生的任何诸如电容,反射,EMI等效应在 TDR测试中几乎体现不出来,高速PCB设计工程师的重点还是应该放在布局,电源

    2015-01-12 14:53

  • pcb蛇形走线

    下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接

    2019-05-22 02:48

  • PCB设计中的时钟线和布线规则

    一、时钟线要求 (1)时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间电容

    2019-05-21 09:34

  • 高速PCB设计准则——减少串扰的措施

    1.增加平行线之间的间隔,不要走长的平行线;线间距不小于线宽;2.如果空间允许,在两条平行线之间加一条地线。3.微带线中导线尽量与地平面接近(小于10mil),4.在地

    2015-03-06 10:19

  • 电源PCB设计指南:整体布局及走线原则

    )应远离发热元件,发热较大的器件应与电容等影响整机寿命的器件有一定的距离。7、对于电位器,可调电感、可变电容器,微动开关等可调元件的布局,应考虑整机结构要求,若是机内调节,应放在PCB板上方便于调节

    2020-08-01 07:54

  • 深入挖掘蛇形线的走线方式,作用等

    时的几点建议:1.尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。2.减小耦合长度Lp,当两倍的Lp延时

    2015-03-05 15:53