• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 综合布线测试的重要参数——

    是一个非常重要的参数,是综合布线工程投入使用前必须测试的参数。而在测试中,是以NEXT、PS NEXT、ACR-F、PS ACR-F、PS ANEXT、PS AACR-F等多种形式存在的,下面就给

    2018-01-19 11:15

  • 解决PCB设计消除的办法

    线上有信号通过的时候,在PCB相邻的信号钱,如走线,导线,电缆束及任意其他易受电磁场干扰的电子元件上感应出不希望有的电磁耦合,是由网络中的电流和电压产生的,类似于天

    2020-11-02 09:19

  • 信号在PCB线中关于 , 奇偶模式的传输时延

    间耦合以及绕线方式等有关。随着PCB线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB

    2015-01-05 11:02

  • 最火爆的 高频PCB布线的设计与技巧

    的不期望的噪声信号称为 (Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线

    2015-01-05 14:26

  • pcb布线面临的关键时刻

    pcb布线面临的关键时刻pcb布线面临的关键时刻

    2013-10-25 15:31

  • 高速PCB设计准则——减少的措施

    做到负载匹配,通过减小反射的方法来减小6.如果需要,可以进行自屏蔽7.关键信号线布在中间层(上下都是地平面);切中间

    2015-03-06 10:19

  • 【转】高速PCB设计中的高频电路布线技巧

    (Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对都有一定的影响。

    2017-01-20 11:44

  • 高频电路布线PCB设计中要注意的技巧

    减少;(5)对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性;(6)在布线空间许可的前提下,加大相邻信号线间的间距,减小信号

    2015-05-18 17:36

  • 针对PCB设计中由小间距QFN封装引入的抑制方法

    一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB线扇出区域的问题也随着

    2022-11-21 06:14

  • 高速电路信号完整性分析与设计—

    高速电路信号完整性分析与设计—是由电磁耦合引起的,布线距离过近,导致彼此的电磁场相互影响

    2009-09-12 10:31