MCU时钟往往外接晶振、电容,有的会并一个1M电阻,PCB布局时怎么布局好?MCU出来是先
2019-09-29 03:47
最近一个项目里面,有用到磁耦,也有用到光耦。由于空间限制,隔离器件很难布局。想请问坛子里的专家1、磁耦能正反面对放么?2、磁耦背面
2018-10-15 14:45
请教因为晶振旁边连接2个电容来谐振,所以我判断是无源晶振靠谱吗?还有怎么判断这个晶
2018-11-19 14:17
我发现PCB板上有很多32.768的插件晶振,PCB板上不是插件封装而是贴片封装,直接将插件晶
2016-07-23 10:40
今天在研究AN2867的晶振布局,有一个疑问,资料显示晶振周围需要地环保护,而且地环与其他地面要有间隙,在第一层和第二层
2024-05-20 07:59
PCB bottom层FPGA背面,用via连到相应的电源管脚?PS 我看到过有把电容放到FPGA背面,布局呈一个十字的案例,也看过放到FPGA
2017-08-22 14:57
在PCB布线时,为什么和芯片连接的晶振要和芯片挨一起呢?
2023-04-10 16:32
请问单片机上的晶振两端的电压可以测量么?是多少?为什么我测模块开发板上晶振
2017-07-25 16:09
在DCDC的功率电感 的背面能放运放吗?6层板
2019-05-16 23:18
,怀疑是晶振导致的问题,负载电容为22PF时频偏在300HZ左右,芯片不能正常工作,将负载电容去掉之后,频偏达到了10K HZ,此时芯片可以正常抓取smartconfig的相关信息,目前已经排除以下几个
2019-11-22 17:42