的12脚遇到一个上升沿就会移位寄存,下降沿会锁存输出。1,经过图中单独电阻下拉,输出概率无变化。概率50%2,电阻换成电容下拉,输出无变化,概率50%3,当再电阻并联电容下拉到地,两块板各50次通电测试
2019-06-26 10:34
Dear 设计的电路如下:R18上拉到VISON为3.3V,R19下拉到GND,对方是5V的RS485标准电路,和我设计的一样,R18上拉到5V,R19下拉到GND.能
2018-10-11 09:44
ad9515的out0 接200欧姆下拉到地,然后接隔直电容,接50欧姆到地。那么另外一端怎么处理啊。我也是200欧姆到地,再隔直结了50欧姆电阻,测量的相噪很差。请行家解答
2018-11-28 09:05
MCU的内部时钟来避免外部振荡器和电容器。在没有外部时钟信号的情况下,SPI 通信能否正常工作?如果是,我应该让时钟输入引脚 PF0 和 PF1 悬空还是下拉到地?
2023-01-04 06:25
大家好,我设计了一个全双工rs485的电路图,如下图所示: 其中我把txd_n下拉到gnd,txd_p上拉到5v.我后来在网上发现,有些全双工485电路图TXD_N,TXD_P是不要电阻对它下拉和上
2018-12-21 09:54
请问ADS1278的配置管脚的上拉下拉电阻阻值选择多少? 上拉到 3.3v 下拉到 gnd 对了 数字地和模拟地可以公用么? 谢谢~
2025-01-23 08:29
我怎么才能把这个信号基线上方的部分下拉到和基线平齐呢,求会的大神指导一下
2018-11-05 17:13
在PCB多层板设计中,导线的走向是非常重要的,它直接影响着电路的性能和可靠性。那么PCB多层板设计导线走向有哪些要求呢?
2023-04-11 14:58
AD9736的I120管脚按照手册,应该通过一个10k的电阻下拉到模拟地,今天调试的时候偶然发现,I120管教的下拉电阻贴装的是10欧的小电阻。手册上写的这个下拉电阻是提供120uA的参考电流,我
2018-08-13 08:50
本人是新手,正在学习使用AD9911,有几个问题想请教一下。1、未使用的输入和输出引脚该如何处理,用电阻上拉到电源或下拉到地还是串电容到地,有什么区别?2、CLK_MODE_SEL (Pin 24) 是模拟输入,这是
2018-11-15 10:06