AD17里PCB绘制时,只能选中元器件,不能选中走线,请问是怎么回事?如图所示,框住以后没反应。求助
2018-05-13 23:00
PCB设计时,有时候需要在不增加PCB走线宽度的情况下提高该走线通过大电流的能力(载流能力),通常的方法是给该导线镀锡(
2019-09-06 15:57
0.8mm,并尽可能的走在电源层上。因为电源上承载着大的电流。使用粗的走线能有助于电池的寿命和DC/DC转换的
2023-04-13 16:09
粘贴到当前层。可以看到对应在顶层绘制的那一根导线,同样在TOP Solder也存在,与之前顶层的重叠,如图6-110所示。3)完成之后,可以切换到3维模式去观察露铜的效果图,生产时上锡之后就变成了镀锡
2021-07-28 09:23
实务设计上是可 以将部份幅射很强的走线走到内层的GND层或电源层。然后 在其相对的位置之表层铺地,打via与内层的地相通
2014-02-19 18:23
、 PCB走线几点经验 1、输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离;两相邻层的布线要互相垂直,平行容易产生寄生耦合。 2、地线>电源
2014-12-16 09:47
怎样选中所有的走线而不选中丝印
2019-09-19 22:36
电流大小,温升,走线走在哪一层,铜厚这几个因素有关。 话不多说,对于工科而言,最主要的是应用,当然也有网站上会贴出一些数据,如下所示: 本文的目的是推荐大家一个用于计算PC
2023-04-12 16:02
和过孔传输时延在PCB设计时候,经常会遇到走线换层,走线换
2014-10-21 09:54
`通常PCB走线完成后,需要对各个走线层进行地网络的灌铜处理,那么怎么才
2015-11-12 16:52